컴퓨터 시스템 구조 5장 답
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

컴퓨터 시스템 구조 5장 답에 대한 보고서 자료입니다.

목차

없음

본문내용

and
← 8 bit →
c. 한 메모리 참조 명령어를 읽어오고 그 피연산자를 에 올려 놓기 위하여 필요한 마이크로 연산의 순서를 나열하여라. 단, 타이밍 신호는 에서부터 시작한다.
5-17. 한 워드가 40비트이고, 16,384워드의 메모리를 가진 디지털 컴퓨터가 있다. 명령어 형식은 6비트의 연산 코드와 14비트의 주소 부분으로 구성되어 있으며, 간접 모드 비트는 없다. 따라서 두 개의 명령어가 하나의 메모리 워드에 들어 있고, 제어 장치에는 40비트의 명령어 레지스터()가 있다. 이러한 컴퓨터에서 명령어가 fetch되고 실행되는 과정을 수식으로 나타내어라.
5-19. 레지스터 과 메모리에 대한 레지스터 전송문이 다음과 같다(는 임의로 발생하는 제어 함수이다).
메모리 워드를 로 읽어온다.
에서 로 전송
을 메모리에 쓴다.
5-21. 기본 컴퓨터에서 프로그램 카운터()와 관련된 제어 게이트 연결을 구하여라.
표 5-6 참조 (), 그림 5-16참조.
5-25. 순차 카운터()를 0으로 클리어하는 게이트 구조에 대한 부울 논리식을 구하여라. 게이트의 개수를 최소화하여 논리도를 그리고, 이것의 출력이 의 INR와 CLR 입력에 어떻게 연결되는지 보여라.
  • 가격1,900
  • 페이지수4페이지
  • 등록일2014.12.12
  • 저작시기2013.12
  • 파일형식한글(hwp)
  • 자료번호#953952
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니