|
.
< 참고문헌 >
- DigitalDesign, J.F.Wakerly 저, PrenticeHall, 2006.
- ABEL로 배우는 논리회로 설계, 차영배 저, 다다미디어, 2003. < 목 적 >
< 설 계 내 용 >
< 문제 이해 / module동작원리 및 설계코드 설명 >
< 시뮬레이션 결과 >
< 참고문헌 >
|
- 페이지 3페이지
- 가격 5,000원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
이 실습만 끝내면 이제 상대적으로 부담이 덜 되는 논리회로 실습이 기다리고 있다. 마지막이라는 생각으로 집중해서 실험에 임해야겠다. 1. 목적
2. 실험 준비물
3. 설계실습 계획서
4. 실험에 필요한 이론과 측정 예상 값
5. 결론
|
- 페이지 11페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Verilog-2001 Standard PartTwo : Verifying Designs
(by Stuart Sutherland, Suther land H이, inc. portland, Oregon)
[2] Virtualization of Heterogeneous Machines, Hardware Description in a Synthesizable Object-Oriented Language
(by joshua Auerbach, David F. Bacon, Perry Cheng, Rodric Rabbah, Sunil Shukl
|
- 페이지 28페이지
- 가격 3,300원
- 등록일 2013.05.16
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
과제를 수행하면서 사용한 프로그램에는 여러 가지 칩들이 내장 되어 있어서, 가져다 쓰기만 하면 되었기 때문에 매우 편리했고, 처음 써보는 사람도 교재 686쪽의 가이드를 따라서 조금만 해보면 쉽게 사용할 수 있었습니다.
입력 값을 다르
|
- 페이지 40페이지
- 가격 3,000원
- 등록일 2010.04.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 완성하였다.
설계과제 요약서
제 1 장 서론
제 2 장 프로그램의 구조 및 구성
제 3 장 결과 및 토의
설계과제명 : State machine을 이용한 Serial adder 설계
제 1 장 설계과제 개요
제 2 장 설계과제 목표 및 주요 내용
제 3 장 추진
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2009.07.20
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지탈시스템의 개요
2.수의 표현
3.여러가지 부호
4.부울 대수
5.논리식의 간단화
6.기본적인 논리회로
7.멀티바이브레이터 회로
8. 시미터 트리거회로
9. 계수회로와 레지스터
10. Shift Register
11. 연산 장치
|
- 페이지 36페이지
- 가격 1,000원
- 등록일 2010.06.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
기존 설계와 차이점 제시 (신규성, 우월성)
우월성 - 가능한 최소의 연산장치를 사용하여 구현화함
경제적인 설계가 가능하다.
불필요한 회로를 없애 충돌이 적다.
차별성 - 초보자도 쉽게 이해할 수 있는
|
- 페이지 64페이지
- 가격 5,000원
- 등록일 2011.06.22
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
출력값을 Display 하는 회로를 조별로 자유롭게 설계하시오)
(1) 설계하고자 하는 패턴 인식 동기 순서 논리회로를 위한 state/oupput table을 작성하시오.
(2) 설계하고자 하는 패턴인식 동기순서 논리회로의 transition/output table을 작성하시오.
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2010.03.30
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로 실험에서 주로 사용되는 직접회로는 74XX TTL 계열이며 바이폴라(bipolar)형 트랜지스터로 구성되어 있으며 5V를 "on"(이진수 1)상태로, 0V를 “off”(이진수 0)상태로 사용한다. RRL은 주로 DIP(Dual-in-line Package)형이며 기능에 따라 14핀, 16핀 등
|
- 페이지 2페이지
- 가격 800원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
32 칩의 1번 핀에 연결.
8. 7408 칩의 3번 핀을 7432 칩의 2번 핀에 연결.
9. 7432 칩의 3번 핀은 Cout이 됨.
10. 각 Input에 원하는 값 입력.
논리회로에 각 핀의 번호를 붙여보면 다음과 같다.
1
1
1
2
2
2
3
3
3
4
4
5
5
6
6
회로 구성은 이론과 같이 완성하였으나,
|
- 페이지 3페이지
- 가격 1,500원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|