• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 5,419건

then REG <= LDDATA; elsif ENABLE=’1’ then if (CLK=’0’ and CLK’event) then REG <= REGIN; end if; end if; end process; end RTL2; 1.순서(순차) 논리 회로의 개념 2.여러 순서 논리 회로의 VHDL 표현 3.Homwork
  • 페이지 16페이지
  • 가격 2,000원
  • 등록일 2007.01.08
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
특징 3. 디지털 신호의 개념 및 특징 4. 아날로그 신호의 파형 형태 5. 디지털 신호의 파형 형태 6. 우리 주변의 아날로그 신호 예시 7. 우리 주변의 디지털 신호 예시 8. 아날로그 신호와 디지털 신호의 주요 차이점 상세 설명 9. 결론
  • 페이지 9페이지
  • 가격 2,000원
  • 등록일 2025.06.21
  • 파일종류 워드(doc)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털공학 상태그래프 상태표 BCD to binary 한글파일 설명 설계회로 계산기.cct 3.12MB 1개의 Hex Keybord로 입력값을 쉬프트레지스트에 따로따로 저장하는 방법.hwp……………2p BCD to Binary설명.docx……………………………………………
  • 페이지 32페이지
  • 가격 5,000원
  • 등록일 2013.12.28
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로 삼아 중심이 되어 살려야 한다. 코로나 19가 가속화를 시킨 실업, 교육적인 격차, 황폐화, 디지털 문화 격차는 인류의 위기를 극복하는 것에 있어 역할 수행할 필요성이 있다. 따라서 우리는 한국 공학이 4차 산업 혁명을 통해서 진정성이
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2022.09.23
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
2. 회로도 3. 소스코드 4. 실험결과 5. 기능별 원리 및 동작해석 (1) 키 입력 및 디바운싱 기능 (2) CLCD 화면 출력 (3) 키패드 입력 및 디바운싱 기능 (4) 서보모터 제어 (5) 조명·음향 효과 (6) 패스워드 입력기능 (7) 패스워드 변경기능
  • 페이지 40페이지
  • 가격 9,000원
  • 등록일 2016.08.07
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
온도측정하기 - 실험개요 - 부품리스트 - 회로도 - 소스코드 - 실험결과 - 원리 및 동작해석 2. OP Amp를 이용하여 온도측정하기 - 실험개요 - 부품리스트 - 회로도 - 소스코드 - 실험결과 - 원리 및 동작해석
  • 페이지 25페이지
  • 가격 4,000원
  • 등록일 2016.05.09
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계하라. 7-segment 구동 회로도 없음
  • 페이지 3페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
 실험2 논리 프로브 구성 실험목표 사용 부품 이론요약 실험결과 데이터 및 관찰 내용 결과 및 결론 평가 및 복습문제
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2012.05.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
것이었다. 직접 브레드보드에 회로를 구성해 측정하는 것은 늘 오차가 발생하고 실험결과 값에 확신도 없었는데 max-plus2 는 회로 구성도 소자를 쉽게 개수대로 불러와서 쉽게 오차의 유무도 알려주고 결과도 잘 내주었다. 앞으로 예비 실험을
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2007.08.26
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
y; reg Y; alwas @(s or D) begin case(S) 2'b00 : Y <=D[0]; 2'b01 : Y <=D[1]; 2'b10 : Y <=D[2]; 2'b11 : Y <=D[3]; endcase; end endmodule [M.Morris MANO] 디지털 논리와 컴퓨터 설계 6장 연습문제 Logic and computer design fundamentals 6단원 2번 8번 14번 20번 26번 32번 38번
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2007.07.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top