|
수
D
C
B
A
클리어(CLR)
0
0
0
0
1
0
0
0
1
2
0
0
1
0
3
0
1
0
1
4
0
1
1
0
5
1
0
0
1
6
1
0
1
0
7
1
1
0
1
8
1
1
1
0
9
0
0
0
1
10
0
0
1
0
11
0
1
0
1
12
0
1
1
0
13
1
0
0
1
14
1
0
1
0
15
1
1
0
1
16
1
1
1
0
17
1
1
1
1
<표 15-4 동기식 Nod 5 카운터 출력상태>
클록 펄스 인가 수
C
B
A
클리어(CLR)
0
0
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2007.01.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
시켜도 무방함). 그리고 출력 , , , 가 모두 논리 0이 되는지 확인하여라.
2) 로직 펄서(싱글 펄서) 2를 인가하여 표 17-4을 완성하여라.
그림 17-4 존슨 카운터 실험회로
표 17-4 존슨 카운터 출력상태
CP인가 수
Q4
Q3
Q2
Q1
CLR
0
0
0
0
1
0
0
0
1
2
0
0
1
1
3
0
1
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2007.01.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험이 성공적으로 이루어진 것으로 보인다.
4. 참 고 자 료
① 일반물리학 / 이영재 외 9명 / 형설출판사
② 회로이론 / 김동희 외 2명 / 인터비젼
③ http://kin.naver.com/db/detail.php?d1id=11&dir_id=110202&eid=+hWU2bC6Vj38FJrRHLnNo/KgdWxwRebd&qb=ud2757/NILG8wP3AxyC5/cSi
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2006.12.24
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
으며 전달지연시간은 평균 15nsec, 패키지당 소비전류는 평균 16mA이다.
TTL 7432 (quad 2-input OR Gate)
- 4개의 정 논리 OR 게이트는 각각 독립적으로 동작한다. 각 게이트에 있어서 두 입력중 하나라도 ‘1’상태이면 출력은‘1’상태가 되고, 입력이
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
- 대부분 14핀과 16핀 DIP(dual in line package)인데 plastic으로 된 것과 ceramic이 일반적이면 몇몇의 TTL은 입력수가 너무 많아 24핀 DIP를 사용하는 것도 있다.
TTL의 핀 구성도
◎사용 시 유의점
- TTL IC는 출력을 단락 하거나 전압의 극성을 잠깐 동안 바
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
때문에 거리가 멀어질수록 등전위선의 간격이 넓어지게 된다. 그러므로 두 양극이 존재 할 때 양쪽에서 둘다 먼 곳 즉 중간지점이 가장 등전위선이 넓다는 사실을 알 수가 있었다.
4. 참 고 자 료
① 일반물리학 / 이영재 외 9명 / 형설출판사
②
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2006.12.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
량의 변화를 살펴보았을 때는 두 도체판이 멀어질수록 질량이 점점 줄어든 것을 볼 수 있으며, 같은 두 도체판 거리에서 전압에 변화를 주었을 때는 전압이 높아질수록 질량이 증가한 것을 알 수가 있다.
매 실험마다 막대봉으로 두 도체판을
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2006.12.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
각각 독립적으로 동작한다. 어느 인버터든 입력이‘1’이면 출력이‘0’이 되며 입 력이‘0’일 경우에는 출력이‘1’이 된다. 14개의 핀을 가지고 있으며 전달지연시간은 평균 10nsec, 패키지당 소비전류는 평균 12mA이다.
TTL 7408(quad 2-input AND Ga
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
수를 이용한 2진 4-bit 전 감산기와 전 가산기를 나타내었다. 회로를 결선하고 , , , 와 , , , 의 변화에 따른 전 가산기 출력 , , , 및 와 전 감산기 출력 , , , 및 를 측정하여 표 6-10과 표 6-11을 완성하여라.
1
1
1
1
0
0
0
1
1
0
1
1
0
1
1
1
0
0
0
1
0
1
1
0
0
1
1
1
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
림5-4와 같은 회로를 결선하고 입력 A, B 에 따른 출력 Y를 측정하라.
그림5-4 기본 게이트로 XOR 발생기 구현회로
(3) 그림5-5와 같은 회로를 결선하고 입력 A, B 에 따른 출력 X를 측정하라.
그림5-5 NAND 게이트로 XOR발생기 구현회로
(4) 그림5-6과 같은
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|