• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 374건

래치를 설계할 때 약간의 어려움을 겪기는 했지만 예상했던 RS 래치의 동작과 Edge-triggered 플립플롭의 동작을 잘 얻어내었기 때문에 결과적으로 만족할 만한 실습이 되었다고 생각한다. (4) 무엇을 느꼈는가? 이 설계실습을 통하여 무엇을 배웠
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
변할 때의 지연 시간 (상승지연시간) Tphl high→low로 변할 때의 지연 시간 (하강지연시간) (3) [그림1] RS 래치의 이론적인 상태도를 그려라. RS 래치 회로도 RS 래치 상태도 CLK 0일 때에는 S, R에 상관없이 Q+=Q가 된다. 즉, 상태를 유지한다. 없음
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
래치 및 D 플립-플롭 데이터 및 관찰 내용 실험순서 3 : SPDT 스위치의 되튐에 의한 영향 제거 회로에 관한 관찰 내용: - A에 접촉한 후 떨어뜨렸다 다시 A에 접촉해도 래치에 의해 불이 꺼졌다. 켜지지 않았다. A에 연결하면 S에 LOW입력, Q가 LOW로
  • 페이지 13페이지
  • 가격 8,400원
  • 등록일 2013.10.05
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
플롭, D 플리플롭, JK 플리플롭, T 플리플롭 2. S-R 래치 (A) NAND래치-기본적인플립플롭: 2개의NAND 또는2개의NOR로구성 1)NAND래치 회로도 2)NAND래치 등가 부호 3)진리표 4)동작파형 (B)NOR 게이트래치-2개의NAND 또는2개의NOR로구성 1)NOR 래치 회로도 2)진리
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2010.06.03
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
76칩(JK F/F)에는 VCC와 GND 번호가 지금껏 사용하던 게이트와 달랐다는 점 등에서 실험적인 실수가 있었고, 이런 부분에서 오차가 발생하지 않았나 생각했다. 그리고 회로를 구성할 때 정신없이 막 하다 보면 선이 꼬이거나 선색들이 뒤죽박죽이
  • 페이지 3페이지
  • 가격 2,300원
  • 등록일 2014.03.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
플립플롭의 Tplh 및 Tphl > < 74LS74 D 플립플롭의 Tplh 및 Tphl > (3) [그림 1] RS 래치의 이론적인 상태도를 그려라. 4. 결론 이번 설계실습 계획서를 통해 래치는 레벨 트리거(level trigger)에 의해서 동작하기 때문에 1-상태인 동안 입력의 변화를 출
  • 페이지 5페이지
  • 가격 6,300원
  • 등록일 2015.07.31
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
플롭 출력을 조합은 그 시점까지 입력된 clock 펄스의 개수를 나타내는 2진수가 된다. 한편 이러한 회로는 주어진 clock 입력의 주파수를 절반씩으로 줄여나가는 분주회로(frequency divider)로 사용 할 수도 있다. <그림5> Shift register 플립플롭 하
  • 페이지 8페이지
  • 가격 4,200원
  • 등록일 2013.10.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
래치 불변(이전상태기억)을 이용하여 회로가 구성되었다는 사실을 깨달을수 있었다. 이 실험이후로 D플립플롭에관한실험을 진행하였다. 솔직히 D플립플롭에대한 내용은 상당히 어려웠고 이해를 하기가 힘들었다. 참고서적을 통해 다음과같
  • 페이지 23페이지
  • 가격 1,500원
  • 등록일 2015.05.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
된다. 따라서 S = 0, R = 0 의 입력 신호는 사용하지 않기로 한다. Q1이 0이면 NAND 게이트 B가 Q2를 1로 만들게 되므로 (Q1 = 0, Q2 = 0)은 안정한 상태가 아니다. 따라서, 플립플롭은 (Q1 = 0, Q2 = 1)과 (Q1 = 1, Q2 = 0)의 두 개의 안정한 상태를 갖는다. 이 두 상
  • 페이지 11페이지
  • 가격 2,300원
  • 등록일 2004.03.05
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
가정한다.) B. IC 7476 master-slave JK 플립플롭의 내부 회로도를 그리고 클럭 펄스에 따른 동작을 timing diagram으로 그려라 래치와 플립플롭 1. 실험 목적 2. 실험 해설 3. 예비 문제 4. 사용기기 및 부품 5. 실험 내용 6. 실험 결과 7. 연습 문제
  • 페이지 12페이지
  • 가격 2,300원
  • 등록일 2014.09.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top