목차
1. 개요
2. 상태도의 구성 (Modulo-8 2진 카운터의 상태도)
3. 상태표 (Modulo-8 2진 카운터의 상태 테이블)
4. 카운터의 상태표
5. 천이표 작성
6. 방정식 정리
7. 카운터 회로도 설계
2. 상태도의 구성 (Modulo-8 2진 카운터의 상태도)
3. 상태표 (Modulo-8 2진 카운터의 상태 테이블)
4. 카운터의 상태표
5. 천이표 작성
6. 방정식 정리
7. 카운터 회로도 설계
본문내용
1
0
0
1
0
0
1
0
0
1
1
0
1
1
0
1
1
1
0
0
1
0
0
1
0
0
1
0
1
1
0
1
1
0
1
1
1
0
1
1
0
1
1
0
1
1
1
1
1
1
1
1
1
0
0
0
5. 천이표 작성
차기상태
현재상태
x = 0
x = 1
F3
F2
F1
J3K3
J2K2
J1K1
J3K3
J2K2
J1K1
0
0
0
0d
0d
0d
0d
0d
1d
0
0
1
0d
0d
d0
0d
1d
d1
0
1
0
0d
d0
0d
0d
d0
1d
0
1
1
0d
d0
d0
1d
d1
d1
1
0
0
d0
0d
0d
d0
0d
1d
1
0
1
d0
0d
d0
d0
1d
d1
1
1
0
d0
d0
0d
d0
d0
1d
1
1
1
d0
d0
d0
d1
d1
d1
6. 방정식 정리
J3 = f(F3,F2,F1,x) = (7) + d(8,9,10,11,12,13,14,15)
k3 = (12,15) + d(0,1,2,3,4,5,6,7)
j2 = (3,11) + d(4,5,6,7,12,13,14,15)
k2 = (7,15) + (0,1,2,3,8,9,10,11)
j1 = (1,5,9,13) + d(2,3,6,7,10,11,14,15)
7. 카운터 회로도 설계
0
0
1
0
0
1
0
0
1
1
0
1
1
0
1
1
1
0
0
1
0
0
1
0
0
1
0
1
1
0
1
1
0
1
1
1
0
1
1
0
1
1
0
1
1
1
1
1
1
1
1
1
0
0
0
5. 천이표 작성
차기상태
현재상태
x = 0
x = 1
F3
F2
F1
J3K3
J2K2
J1K1
J3K3
J2K2
J1K1
0
0
0
0d
0d
0d
0d
0d
1d
0
0
1
0d
0d
d0
0d
1d
d1
0
1
0
0d
d0
0d
0d
d0
1d
0
1
1
0d
d0
d0
1d
d1
d1
1
0
0
d0
0d
0d
d0
0d
1d
1
0
1
d0
0d
d0
d0
1d
d1
1
1
0
d0
d0
0d
d0
d0
1d
1
1
1
d0
d0
d0
d1
d1
d1
6. 방정식 정리
J3 = f(F3,F2,F1,x) = (7) + d(8,9,10,11,12,13,14,15)
k3 = (12,15) + d(0,1,2,3,4,5,6,7)
j2 = (3,11) + d(4,5,6,7,12,13,14,15)
k2 = (7,15) + (0,1,2,3,8,9,10,11)
j1 = (1,5,9,13) + d(2,3,6,7,10,11,14,15)
7. 카운터 회로도 설계
추천자료
- 제어공학 설계사양에 따른 RLC회로 설계
- 아날로그 및 디지털 회로 설계 실습 - 예비12:카운터 설계
- 아날로그 및 디지털 회로 설계 실습 - 예비14:패턴인식기 설계
- 전자회로 비교기를 이용한 회로 설계
- [아날로그 및 디지털회로 설계실습] (결과) 설계실습 05. 신호 발생기
- [아날로그 및 디지털회로 설계실습] (결과) 설계실습 02. 접촉식 초전형(Pyroelectric) 적외...
- [아날로그 및 디지털회로 설계실습] (결과) 설계실습 04. 스텝 모터 구동기
- [아날로그 및 디지털회로 설계실습] (결과) 설계실습 06. 전압제어 발진기
- [아날로그 및 디지털회로 설계실습] (결과) 설계실습 08. 논리함수와 게이트
- 기초전기회로실험 - RLC 공진 회로의 설계
- 복잡한 회로 설계 - [VHDL] 4비트 가산기 설계
- [전기회로 설계 및 실습] 06.계측장비 및 교류전원의 접지상태의 측정방법설계 (예비 & ...
- [전기회로 설계 및 실습] 08.인덕터(Inductor), RL회로의 과도응답(Transient Response) (예...
- [아날로그 및 디지털회로 설계실습] (결과) 설계실습 07. 위상제어루프
소개글