목차
1.UNIT OBJECTIVE
2.UNIT FUNDAMENTALS
3.NEW TERMS AND WORDS
4.DISCUSSION
2.UNIT FUNDAMENTALS
3.NEW TERMS AND WORDS
4.DISCUSSION
본문내용
은 25KHz이다.
. JK flip-flop에서 J와 K input은 항상 보수이다.
. D-type flip-flop으로서 JK flip-flop을 형성하기 위해 J input은 반대로 되고 K input에 연결된다.
. JK flip-flop이 D-type flip-flop으로 형성될 때 Q output은 J input의 logic state와 같다. Q-not output은 J의 반대다.
. J input의 logic state가 변하고, 그리고 나서 되돌아온다면 negative clock transition과 original logic state사이에서 output은 변하지 않는다.
. PR 또는 CLR input이 logic 0일 때 output은 set 또는 reset 상태에서 유지 된다.
. JK flip-flop에서 J와 K input은 항상 보수이다.
. D-type flip-flop으로서 JK flip-flop을 형성하기 위해 J input은 반대로 되고 K input에 연결된다.
. JK flip-flop이 D-type flip-flop으로 형성될 때 Q output은 J input의 logic state와 같다. Q-not output은 J의 반대다.
. J input의 logic state가 변하고, 그리고 나서 되돌아온다면 negative clock transition과 original logic state사이에서 output은 변하지 않는다.
. PR 또는 CLR input이 logic 0일 때 output은 set 또는 reset 상태에서 유지 된다.
추천자료
디지털논리실험 예비리포트
가 산기(Adder) 조합 논리회로 병렬 가산기 코드 변환(Code Conversion)
[A+ 결과] 논리회로 실험 멀티플렉서와 디멀티플렉서 (Multiplexer & Demultiplexer)실험...
[A+] 논리회로 실험 . D/A & A/D 컴버터 (CONVERTER) DAC & ADC 실험 사진 및 파...
논리회로의 간략화 결과보고서
디지털논리설계
논리회로 - 기본 논리연산 / 부울대수,카르노 맵 간단화 / 드모르간 정리
BCD - 7세그먼트를 이해&분석 한다. - 논리회로 설계
논리회로실험 Basic Gates 예비
[실험] (예비) 4_논리 게이트 및 부울 함수의 구현 (AND, OR, NOT, NAND, NOR, XOR, XNOR의 ...
[실험] (결과) 4_논리 게이트 및 부울 함수의 구현 (AND, OR, NOT, NAND, NOR, XOR, XNOR의 ...
논리회로 - 부울대수, 논리게이트, 카르노맵에 관해 (Boolean Algebra Logic Gate Karnaugh M...
논리회로실험 - 샘플링 이론(Sampling Theorem)과 나이키스트 주파수(Nyquist Frequency) MAT...
[전자공학 실험] 래치와 플립플롭 : SR 래치와 D 래치에 대한 논리회로를 이해하고, 각 래치...