4-bit 2진 가감산기 회로 조립 및 측정 작업
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

4-bit 2진 가감산기 회로 조립 및 측정 작업에 대한 보고서 자료입니다.

목차

1. 목표

2. 이론
1)반가산기
2)전가산기
3)이진병렬가산기
4)반감산기
5)전감산기
6)가감산기

본문내용

다는 단점을 갖는다. 따라서 아주 고속의 연산속도가 필요한 회로에서는 Look-ahead Carry 가산기와 같은 회로가 사용된다.
<그림 1-3 4비트 이진병렬가산기>
반가산기, 전가산기, 이진병렬가산기는 덧셈을 수행하는 반면, 반감산기, 전감산기는 뺄셈을 수행하는 회로를 말한다. 그림 1-4와 그림 1-5에 반감산기, 전감산기에 대한 회로를 나타내었다. 그림 1-4의 반감산기 회로에서는 X-Y를 계산하여 두 수의 차이(difference) D와 윗자리로부터의 자리 빌림(borrow) Bo을 출력하고, 그림 1-5의 전감산기에서는 X-Y-Bi(Bi는 아래 자리로 빌려준 자리 빌림을 의미)를 계산하여 출력 D(차이)와 윗자리로부터 빌려올 자리 빌림 Bo를 내보낸다.
일반적으로 뺄셈은 보수의 덧셈으로 변환하여 수행할 수 있다. 예를 들어 뺄셈 A-B는 A+(B의 2보수)와 같이 B에 대한 2의 보수(2\'s complement)를 취하여 A에 더함으로써 계산할 수 있다. 따라서 실제 회로에서는 주로 감산기를 별도로 설계하지 않고 가산기를 감산기로 사용한다.
<그림 1-4 반감산기>
<그림 1-5 전감산기>
가감산기 회로는 제어신호에 따라 덧셈을 수행하거나
  • 가격800
  • 페이지수4페이지
  • 등록일2004.11.26
  • 저작시기2004.11
  • 파일형식한글(hwp)
  • 자료번호#275444
본 자료는 최근 2주간 다운받은 회원이 없습니다.
다운로드 장바구니