목차
1. 실험제목
2. 관련이론
3. 쿼터스 프로그램 회로도 덧셈기,뺼셈기회로도 및 파형
2. 관련이론
3. 쿼터스 프로그램 회로도 덧셈기,뺼셈기회로도 및 파형
본문내용
1. 실험 목표
① 조합회로에서 가장 기본이 되는 덧셈기 소자를 이용해서 4bit 덧셈기와 뺄셈기를 구 현해본다.
② Altera를 이용한 모의 실험을 한다.
2. 관련 이론
1) 2진 덧셈기-밸셈기
덧셈과 뺄셈연산은 하나의 2진 덧셈기를 이용하여 회로를 구현할수 있는데, 이것은 각각의 덧셈기에 exclusive-OR 게이트를 추가해서 구현한다. 아래 그림은 4비트 덧셈기-
① 조합회로에서 가장 기본이 되는 덧셈기 소자를 이용해서 4bit 덧셈기와 뺄셈기를 구 현해본다.
② Altera를 이용한 모의 실험을 한다.
2. 관련 이론
1) 2진 덧셈기-밸셈기
덧셈과 뺄셈연산은 하나의 2진 덧셈기를 이용하여 회로를 구현할수 있는데, 이것은 각각의 덧셈기에 exclusive-OR 게이트를 추가해서 구현한다. 아래 그림은 4비트 덧셈기-
소개글