목차
< 목 적 >
< 질문사항 >
< 질문사항 >
본문내용
설계
② 특징
- 시프트 레지스터 2개에 입력 A, B를 넣어 LSB(least significant bit)가 맨 오른쪽에 오도록 하고 전가산기의 Sum Carry를 저장하도록 Sum register와 Carry storage(플립플롭)를 전가산기에 연결하면 곧 직렬가산기 회로가 된다.
- 클럭 펄스가 들어올 때마다 한 비트씩 A, B가 전가산기에 들어간다.
- 가산되어 나온 Sum은 Sum register에 저장되고 Carry를 플립플롭에 일시 저장
- 다음 비트의 가산에 Carry 입력으로 들어간다.
- 여러 개의 입력을 가산할 필요가 있을 때는 Accumulator를 시프트 레지스터로 사용가능
- 직렬 가산기는 회로가 작다는 장점이 있지만, 직렬로 연속 동작을 시키려면 많은 시간이 걸린다.
② 특징
- 시프트 레지스터 2개에 입력 A, B를 넣어 LSB(least significant bit)가 맨 오른쪽에 오도록 하고 전가산기의 Sum Carry를 저장하도록 Sum register와 Carry storage(플립플롭)를 전가산기에 연결하면 곧 직렬가산기 회로가 된다.
- 클럭 펄스가 들어올 때마다 한 비트씩 A, B가 전가산기에 들어간다.
- 가산되어 나온 Sum은 Sum register에 저장되고 Carry를 플립플롭에 일시 저장
- 다음 비트의 가산에 Carry 입력으로 들어간다.
- 여러 개의 입력을 가산할 필요가 있을 때는 Accumulator를 시프트 레지스터로 사용가능
- 직렬 가산기는 회로가 작다는 장점이 있지만, 직렬로 연속 동작을 시키려면 많은 시간이 걸린다.
추천자료
- Ch2. 부 울 대 수<디지털회로실험//경희대학교>
- Ch8. 멀티플랙서와 디멀티플랙서<디지털회로실험//경희대학교>
- [전자회로실험] 래치와 플립플롭 예비레포트
- [회로실험] 램프회로 실험 (예비+결과레포트)
- 기초회로실험 RC회로의 응답특성 예비,결과보고서
- [결과]실험12. MUX를 이용한 조합논리
- [전자회로실험] (예비) 10장 공통 이미터 증폭기 - 공통-이미터 증폭기의 입력 저항,전압 이...
- [전자회로실험] (예비) 19장 능동부하를 가진 BJT 차동 증폭기 - 능동 부하를 가진 bjt 차동 ...
- 논리회로 설계 - 디코더 인코어 보고서
- 순서논리회로 - 시프트레지스터 결과 보고서
- 실험6.집적회로 소자 공정 실험 예비+결과 보고서
- 디지털회로실험-멀티플렉서 및 디멀티플레서_실험3_예비보고서
- 전자회로실험II - 실험 7. AM 수신기 예비보고서
- 디지털실험 - 실험 4. 엔코더와 디코더 회로 예비