본문내용
음여유도가 크다.
- 소자의 크기가 적어 실장밀도가 높다.
- 공급전압의 폭이 넓다.
(2) CMOS게이트가 TTL게이트를 구동시킬때 noise margin은 얼마인가?
PARAMETER
74HC CMOS
74 TTL
74LS TTL
74S TTL
74AS TTL
V ih(min)
3.5v
2v
2v
2v
2v
V il(max)
1v
0.8v
0.8v
0.8v
0.8v
V oh(min)
4.9v
2.4v
2.7v
2.7v
2.7v
V ol(max)
0.1v
0.4v
0.4v
0.5v
0.5v
I ih(max)
1000nA
40000nA
20000nA
500000nA
2000000nA
I il(max)
-1000nA
-1.6mA
-400000nA
-2mA
-2mA
I oh(max)
-4mA
-400000nA
-400000nA
-1mA
-2mA
I ol(max)
4mA
16mA
8mA
20mA
20mA
: CMOS가 TTL을 구동하고 있는 경우이다. 표에 의하면 CMOS의 최소 HIGH 출력 전압 (Voh min)이 4.9V이다. 이 값은 TTL이 HIGH를 입력하는데 필요한 최소 입력 전압 (Vih min)인 2v보다 더 크므로, CMOS는 HIGH 상태에서 무리 없이 TTL을 구성할 수 있다.
CMOS의 최대 LOW 출력 전압 (Vol max)은 0.1v이다. 이 값은 TTL이 LOW를 입력 하는데 필요한 최대 전압 (Vil max)인 0.8보다 더 작으므로, CMOS는 LOW 상태에서도 역시 TTL을 무리 없이 구성할 수 있다.
전류면에서 보면 출력 전압이 안정되어 있다면, CMOS는 LOW 출력 상태에서 4mA (Iol max)까지 하강할 수 있다. 표준 TTL을 구동하는 경우에 CMOS 각 TTL 입력으로부터 1.6mA 하강할 수 있어야 한다. 그러므로 CMOS 게이트의 팬- 아웃은 TTL 입력 2개 (2x1.6mA=3.2mA)가 된다.
저전력 쇼트키 TTL(74LS)를 구동하는 경우에는, CMOS 게이트는 각 TTL 입력으로부터 4000000nA을 하강할 수 있어야 한다. 그러므로 CMOS 게이트의 팬-아웃은 열 개의 TTL(10x400mA=4000mA) 입력으로 제한된다.
발전쇼트키 TTL (74AS)를 구동하는 경우에는 CMOS 게이트가 각 TTL 입력으로부터 2mA 하강할 수 있어야 한다. 그러므로 CMOS 게이트의 팬 - 아웃이 두 개의 ASTTL 입력 (2x2mA=4mA)으로 제한된다.
- 소자의 크기가 적어 실장밀도가 높다.
- 공급전압의 폭이 넓다.
(2) CMOS게이트가 TTL게이트를 구동시킬때 noise margin은 얼마인가?
PARAMETER
74HC CMOS
74 TTL
74LS TTL
74S TTL
74AS TTL
V ih(min)
3.5v
2v
2v
2v
2v
V il(max)
1v
0.8v
0.8v
0.8v
0.8v
V oh(min)
4.9v
2.4v
2.7v
2.7v
2.7v
V ol(max)
0.1v
0.4v
0.4v
0.5v
0.5v
I ih(max)
1000nA
40000nA
20000nA
500000nA
2000000nA
I il(max)
-1000nA
-1.6mA
-400000nA
-2mA
-2mA
I oh(max)
-4mA
-400000nA
-400000nA
-1mA
-2mA
I ol(max)
4mA
16mA
8mA
20mA
20mA
: CMOS가 TTL을 구동하고 있는 경우이다. 표에 의하면 CMOS의 최소 HIGH 출력 전압 (Voh min)이 4.9V이다. 이 값은 TTL이 HIGH를 입력하는데 필요한 최소 입력 전압 (Vih min)인 2v보다 더 크므로, CMOS는 HIGH 상태에서 무리 없이 TTL을 구성할 수 있다.
CMOS의 최대 LOW 출력 전압 (Vol max)은 0.1v이다. 이 값은 TTL이 LOW를 입력 하는데 필요한 최대 전압 (Vil max)인 0.8보다 더 작으므로, CMOS는 LOW 상태에서도 역시 TTL을 무리 없이 구성할 수 있다.
전류면에서 보면 출력 전압이 안정되어 있다면, CMOS는 LOW 출력 상태에서 4mA (Iol max)까지 하강할 수 있다. 표준 TTL을 구동하는 경우에 CMOS 각 TTL 입력으로부터 1.6mA 하강할 수 있어야 한다. 그러므로 CMOS 게이트의 팬- 아웃은 TTL 입력 2개 (2x1.6mA=3.2mA)가 된다.
저전력 쇼트키 TTL(74LS)를 구동하는 경우에는, CMOS 게이트는 각 TTL 입력으로부터 4000000nA을 하강할 수 있어야 한다. 그러므로 CMOS 게이트의 팬-아웃은 열 개의 TTL(10x400mA=4000mA) 입력으로 제한된다.
발전쇼트키 TTL (74AS)를 구동하는 경우에는 CMOS 게이트가 각 TTL 입력으로부터 2mA 하강할 수 있어야 한다. 그러므로 CMOS 게이트의 팬 - 아웃이 두 개의 ASTTL 입력 (2x2mA=4mA)으로 제한된다.
추천자료
- 2009년 1학기 디지털논리회로 기말시험 핵심체크
- 2014년 1학기 디지털논리회로 교재전범위 핵심요약노트
- 2014년 1학기 디지털논리회로 출석대체시험 핵심체크
- 2014년 1학기 디지털논리회로 기말시험 핵심체크
- 2014년 1학기 Visual C++프로그래밍 기말시험 핵심체크
- 2015년 1학기 디지털논리회로 출석대체시험 핵심체크
- 2015년 1학기 Visual C++프로그래밍 기말시험 핵심체크
- 2015년 1학기 디지털논리회로 기말시험 핵심체크
- 2017년 1학기 Visual C++프로그래밍 교재전범위 핵심요약노트
- 2017년 1학기 Visual C++프로그래밍 기말시험 핵심체크
소개글