|
실험에서는 첫 째로 7490 IC Chip 동작 확인, 7segment Decoder Drive 동작 확인 마지막으로 회로를 2개 연결시 동작 확인을 하면서
7segment Decoder의 동작원리를 어느 정도 익숙하게끔 했다고 생각한다.
- 7447, 7490 IC chip, 7segment decoder data sheet 통하여 이들 c
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2011.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
()을 연결한 구조였다.
이 실험에서 옴의 법칙( = × )을 사용하면
각 저항에 걸린 전류와의 곱을 이용해 전압을, 전압에 저항() 또는 저항의 합(실험에서 )을 나누어 전류를 구할 수 있다. 하지만 옴의법칙을 이용하여 구한 이론값 전압과 전류와
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2011.06.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
mode의 4가지
순서로 실험을 진행 하였다. 먼저 binary 스위치를 “11”로 하고 펄스 값을 입력
하면 LED가 모두 ON 되는 것을 확인할 수 있었다.
다음으로 clear mode에서는 binary 스위치의 값을 “10”으로 하고 logic
switch의 펄스 값을 입력하면 왼쪽
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2011.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험한 4진 Up/Down 카운터라 하면은 입력되는 클럭수를 세어 0에
서 3까지 혹은 Down동작을 수행하는 회로를 말한다. 즉 하나의 입력신호에
의해서 플립플롭의 출력이 동시에 발생한다..
- 1개의 플립플롭은 Divide-by-2 (÷2) 카운터를 구성하는데
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2011.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
지의 반대부분에 전선을 연결한다.
3-6. 실험값 측정 및 측정값 변환
외팔보를 고정시킨 후 하중이 없을 때의 스트레인 게이지의 값을 눈금 0으로 맞춰놓는다.
(다양한 채널 가운데 자신이 사용한 채널의 번호에 맞춰) 보의 한쪽 끝에 추의 무
|
- 페이지 2페이지
- 가격 800원
- 등록일 2011.01.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
적용하여 3.2를 반복하라.
3.4 [그림 6-5]의 브릿지 회로에 대해 테브난 등가회로를 구하라.
여기서 사용되는 전원 및 저항은 다음과 같다,
(V = 5V, R = 100, R = 220, R = 330 R = 470)
3. [그림 6-5]의 회로에 대해 3.2를 반복하라. 1. 실험목적
2. 관련이론
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2011.06.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
그림에 cutoff 주파수 지점을 표시하라.
Hz
(2)
100Hz :
300Hz :
1KHz :
3KHz :
10KHz :
30KHz :
100KHz : 1. 실험 목적
2. 관련이론
(1) Filter의 개요
(2) RC 저역통과 필터
(3) RL 저역통과 필터
(4) RC 고역통과 필터
(5) RL 고역통과 필터
3. 문제풀이
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2011.06.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
다른 파형이 나타나는 것도 알 수 있다. 캐패시터는 인덕터와 함께 연결하여도 파형은 같다. 위의 3번 결과표에서 캐패시터의 파형은 전형적인 Under damping의 형태를 보인다.
결론 및 고찰
이번실험은 뒤의 9장 실험과 함께하여 시간이 매우 빠
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2011.06.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
7-2]의 회로에 중첩의 원리를 적용하여, V, V, V와 I, I, I를 각각 구하라, 이를 위해 전원 V가 단락되었을 때와 전원 V이 단락되었을 때의 회로를 각각 구하라.
3.2 [그림 7-3]의 회로에 대해 3.1를 반복하라. 1. 실험 목적
2. 관련 이론
3. 문제풀이
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2011.06.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
는 저항값을 구하는 실험이었는데 실험결과 첫 번째는 R과 R이 같을 때 R에 걸리는 전력의 값은 전압원에서의 나오는 전력의 절반이라는 것을 확인하였다.
두번째는 가변 저항이 있는 회로에서 어떠한 상황일 때 가변 저항에 최대 전력이 전송
|
- 페이지 3페이지
- 가격 1,500원
- 등록일 2011.06.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|