|
negative edge trigger 이기 때문이다. 그러므로 회로를 설계할때 up counter을 만들고 싶으면 앞단의 Q값을 다음단의 clock로 입력해주면 되고 down counter을 만들려면 값을 clock에 연결해주면 된다. 실험목적
실험준비물
예비과제
설계 및 고찰
|
- 페이지 14페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 (1)만 실험실에서 할 수 있었고, 실험 (2)와 실험 (3)은 회로를 가져가서 동방에서 하였습니다.
첫 번째 실험은 회로가 매우 복잡하여 회로를 구성하는데 실수를 많이 하여서 시간이 많이 지체되었지만, 결과 값은 1에 해당하는 5V에 가깝게,
|
- 페이지 11페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
아니었을 것이고 (함수발생기가 더 정확한 값을 보여줍니다.), 각 Gate 자체의 저항도 영향을 미쳤을 것입니다. 이러한 오차를 발생시킬 수 있는 요인들을 생각한다면 실험결과는 모두 옳게 나왔다고 생각됩니다. 실험
설계 및 고찰
고찰
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에서 사용한 데이터시트와 진리표를 다시 확인해야했습니다.
첫 번째 실험을 했을 때는 반가산기와 완전히 동일한 회로를 실험을 했기 때문에 실험 이론에 있는 진리표를 참고하며 실험을 했기 때문에 결과 값을 예상하기 더 쉬웠습니다
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1.00[V], 전류 제한 값이 0.200[A]가 되도록 조정하라. <그림 7.17>의 회로를 구성한 후 고정저항 또는 가변저항을 이용하여 값을 1, 3.3, 10, 30, 50, 60, 70, 80, 90, 100, [] 로 할 경우 전류 과 을 측정하라. 실험목적
실험이론
실험준비물
실험
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과가 잘 나왔다면 위의 사진과 같은 파형을 얻을 수 있었을 것입니다. (7476 소자로 시뮬레이션이 가능했다면 파형은 실제실험에서 오실로스코프의 역할을 하는 vpulse소자를 이용하여 파형을 얻어낼 수 있었을 것입니다.) 실험목적
예비
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과와 값이 일치해야 한다.
(2) PROM과 EPROM을 비교 설명하라.
⇒ PROM은 공장에서 한번 찍어나온 그 값을 가지고 쓰는것이므로 데이터를 바꿀수 없다.
EPROM의 Erasable PROM으로써 실험목적
실험준비물
예비과제
실험 (홀수 번 실험 시뮬레이션
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
때 TM기 모드가 활성화되어 외부 디바이스에서 아날로그 신호를 얻을 수 있습니다.
이번 실험은 실험 (4)와 실험 (5) 모두 결과 값이 이론값과 비슷하게 나왔습니다. 이론값은 실험부분의 표 아래에 적어두었습니다. 실험
비고 및 고찰
|
- 페이지 4페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
PSpice 모의실험 - Ch.2 반파 및 전파 정류, 클램퍼 회로
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(Vin), 출력전압(VO)의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여
|
- 페이지 11페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 - Ch.6 신호분석기 동작 및 공통 이미터 증폭기의 주파수 응답
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 Schematic 및 입력전압(), 출력전압()의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|