• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 6,953건

회로와 등가인 직렬회로를 그리시오. 모든 계산과정을 명시하시오. 5. 결론 병렬 RLC회로에서 은 보다 90도 뒤에 있으며 는 보다 90도 앞선다. 또한 총전류는 페이저의 합으로 식 을 만족한다. 6. 참고문헌 기초회로실험 zbar외 1. 실험목적 2.
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2020.11.23
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
(1) 브레드 보드에 그림과 같이 전압원 (DC Power Supply) 과 제너 다이오드 그리고 저항을 연결한다. (2) 준비된 실험용 전선을 이용하여 그림과 같은 폐회로를 구성한다. (3) 제너 다이오드에 의한 출력전압을 측정하고 관찰한 후 입력전압과 비교
  • 페이지 16페이지
  • 가격 2,000원
  • 등록일 2010.09.14
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
출력을 전압과 전류의 관계로 교환할 수 있을 때 이 관계를 전달저항 (transfer resistance)이라 하고, 순방향의 비를 순방향 전달저항 그리고, 역방향의 비를 역방향 전달저항이라고 한다. 중첩의 정리 예비 보고서 중첩의 정리 결과 보고서
  • 페이지 9페이지
  • 가격 2,000원
  • 등록일 2010.09.14
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 구성시 사용하는 소자에 따른 전압 손실도 원인으로 볼 수 있다. 회로가 복잡해질수록 회로 중간 소자에 의해서 전압이 손실되는 경우들이 많다. 이번 실험에서 쓰인 OP-AMP는 접지단자, 바이어스 단자, 입・출력 단자, 그리고 저항 등
  • 페이지 9페이지
  • 가격 2,000원
  • 등록일 2010.09.14
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
16.253V 0V 2.4863V 5.1734V 전파 0V 7.8108V 16.253V 0V 4.9726V 10.347V 브리지 0V 7.1414V 15.541V 0V 4.5463V 9.893V 위 표와 같은 값을 얻을 수 있었다. 전자회로실험 예비보고서 3장. 다이오드 정류 회로 1. 실험 목적 2. 이론 3. 사용 장비 및 부품 4. 실험 방법 5.
  • 페이지 21페이지
  • 가격 2,000원
  • 등록일 2015.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1. 저항과 DC 전류/전압 측정 2. Ohm의 법칙과 저항의 직렬, 병렬 장비를 이용한 저항 전압 전류 측정 옴의 법칙과 저항의 최대허용전압 계산과정 사진 첨부 1. 저항과 DC 전류/전압 측정 2. Ohm의 법칙과 저항의 직렬, 병렬 장비를 이용한 저
  • 페이지 7페이지
  • 가격 1,500원
  • 등록일 2023.04.19
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
2. 결과 분석 이번 실험은 OP-AMP의 특성을 이용하여 비교기를 구성해 본 실험이었다. 실험간 오차가 크게 발생한 부분은 없었다. 하지만 오차가 작다고 할 수 없는 부분도 있었기에 오차의 원인에 대해 분석해보자. 
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2010.09.14
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
기초 회로 실험 REPORT 기초 실험용 계측장비 사용법 과 목 : 분 반 : 담당교수 : 학 번 : 이 름 : 제 출 일 : 1. 기초 실험용 계측장비 사용법 목적 □ 기초 회로 실험에 사용되는 장비의 명칭을 익히고, 원리를 이해하며, 사용법 및 주의사항을 숙지
  • 페이지 4페이지
  • 가격 1,500원
  • 등록일 2016.12.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
예비보고서의 시뮬레이션과 결과값 비교 <시뮬레이션> <시간에 따른 전류파형> <시뮬레이션> <시간에 따른 전압파형> 예비보고서 1. 실험의 목적 2. 실험을 위한 기초 이론 3. 실험방법 4. P-spice 시뮬레이션 결과보고
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2010.03.09
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로가 연결되어 있는 경우 이상적인 연산증폭기의 입력단자간의 전압은 영(zero)이 되며 이는 단락을 의미한다. 그러나 이 단락현상을 물리적인 실제적 단락이 아니기에 이를 가상접지라고 한다. 연산증폭기의 입력저항은 무한대이므로 입력
  • 페이지 11페이지
  • 가격 2,000원
  • 등록일 2010.09.14
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top