• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,227건

0;b=4\'b0000; end endmodule #HW3 Complete the 4to1 mux and simulate it using testbench. Report must include your own explanation. → Input : 4bit [3:0]D, 2bit [1:0]S Output: 1bit Y module MUX4to1( input [3:0]d, input [1:0]s, output y ); assign y = d[0]&(~s[1]&~s[0])| d[1]&(~s[1]& s[0])| d[2]&( s[1]
  • 페이지 6페이지
  • 가격 6,300원
  • 등록일 2016.03.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
파란줄에서 현재상태가 S1(100원)일때 입력값 I1(100원)을 입력해주면 출력값이 C(커피 출력)와 E(거스름돈 50원)가 되고 다음상태 S0, S1이 0(남은돈 0)이 됨을 확인할 수 있다. 회로설계 여기표 논리식 회로도 단발펄스 7-세그먼트
  • 페이지 18페이지
  • 가격 2,000원
  • 등록일 2013.06.07
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
6000 0 0 1 1 0 0 0 0 1 0 1 0ns(Default) : HG, LR, PR Circuit 시작 시 Highway = Green.Local Road= Red.Pedestrian = Red 40ns ~ 900ns : HG, LR, PR 40ns에 reset, reset은 100ns까지 유지됨. traffic light은 계속 초기 상태를 유지하며 100ns까지 count는 초기화된다. 100ns에서 reset이 off 된 후
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2015.04.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
[4:0] min_a; reg [5:0] min_b; reg [4:0] min_a; initial begin min_a = 0; min_b = 0; end always @(posedge c1k_c or posedge reset) begin if(reset) begin min_b<=4\'d0; min_a<=3\'d0; end else if (c1k_c) begin if(comma_a==4\'d9 & sec_b==4\'d9 & sec_a==3\'d5) begin if(min_b==4\'d9) begin min_b&l
  • 페이지 15페이지
  • 가격 2,300원
  • 등록일 2012.03.26
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로가 동작하는지 원리를 조금이나마 알게 되었고 그 결과, 이번 실험은 큰 문제 없이 빠른 시간에 해결할 수 있었다. 또한 교수님의 이해하기 쉽게 해주시는 설명과, 친절하신 조교님이 옆에서 틀린 부분도 지적해 주시고 모르는 부분
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2010.01.18
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도 이다. 결론 - 이번 연산은 산술뿐만 아니라 논리 연산까지 수행하는 4 bit ALU를 설계를 하였다. 스키메틱이 아닌 VHDL의 코딩으로 회로를 설계 하였는데, 처음 과제를 받았을 때 어떤식으로든 설계가 가능하다고 하셔서 Behaviral로 ALU를 설
  • 페이지 21페이지
  • 가격 3,000원
  • 등록일 2006.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
보던 나는, 여러 가지 추론을 해서 7411를 새로운 IC로도 교체해보고 그것도 안되자 다른 IC도 교체해봤다. 하지만, 결과는 아직도 이상하게 나오고... 나중에 알게된 것이지만, 칠판에 써있던 회로도를 보고 따라했던 우리는, 수업 중간에 교수
  • 페이지 5페이지
  • 가격 300원
  • 등록일 2004.05.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
C 7408) 특징 AND gate 4개 AND gate 진리표 A 1 1 1 1 0 0 0 0 B 1 1 0 0 1 1 0 0 C 1 0 1 0 1 0 1 0 L1 1 1 0 0 0 0 0 0 L2 1 0 0 0 0 0 0 0 결과 결과 : AND gate는 입력값 중 거짓이 있으면 결과값이 거짓이다. 5. IC NOT gate (TTL IC 7404) 특징 NOT gate 4개 NOT gate 진리표 A 1 0 B 0 1 Inv B 1 0
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2014.04.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
으로 변환하는 처리 혹은 그 처리 방식을(인코딩) 이라고 한다, 그리고 비트의 2진코드를 최대한 가지의 정보로 바꿔주는 조합 논리회로를 (디코더)이라고 한다. 12.멀티플렉서는 (N)개의 입력이 있는 경우 개 만큼의 선택 신호가 필요하다. 그
  • 페이지 4페이지
  • 가격 3,360원
  • 등록일 2012.10.23
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
참고 자료 논리회로실험 (정용진·이원석·신평호) 생능출판사 전자공학의 기초 (이영근 저) - 광림사; 601-620p. 미적분 회로 1. 목적 2. 참고 사항 3. 참고 자료 RC 발진기/ Wien 브릿지 발진기 1. 목적 2. 참고 사항 3. 참고 자료
  • 페이지 7페이지
  • 가격 1,500원
  • 등록일 2004.09.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top