• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 117건

 논리 회로 간소화 - 실험목표 - 사용부품 - 이론요약 - 실험순서 - 추가조사 - 보고서 ( 데이터 및 관찰 내용, 결과및 결론 )
  • 페이지 10페이지
  • 가격 1,300원
  • 등록일 2014.06.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
카운터 부분 디스플레이부분으로 나누어서 조립을 하여 결과를 보였었습니다. 하지만 스위치의 체터링으로 인해 동작의 오류와 9V 건전지의 전류의 딸림으로 더욱더 어려움으로 빠져 가고 있었습니다. 하지만 몇 번의 토의와 회의로 회로를
  • 페이지 6페이지
  • 가격 1,600원
  • 등록일 2013.06.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리게이트 1. 목 적 2. 이 론 2.1 NOR 게이트 2.2 AND 게이트 2.3 OR 게이트 2.4 OR 게이트 2.5 NAND 게이트의 응용 2.6 NOR 게이트의 응용 2.7 NOR 게이트의 응용 2.8 XOR 게이트의 응용 3. 실험기구 4. 실험회로도 5. 실험절차 6. 참고문헌
  • 페이지 7페이지
  • 가격 1,800원
  • 등록일 2013.11.13
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
설계하는 단계이다. - 중략 - 제1장 컴퓨터와 디지털 논리회로 제2장 데이터 표현 제3장 논리게이트와 부울대수 제4장 부울함수의 간소화 및 구현 제5장 조합논리회로 제6장 순서논리회로 제7장 레지스터와 카운터 제8장 기억장치와 PLD *
  • 페이지 72페이지
  • 가격 9,000원
  • 등록일 2014.02.17
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
설계하는 단계이다. - 중략 - 제1장 컴퓨터와 디지털 논리회로 제2장 데이터 표현 제3장 논리게이트와 부울대수 제4장 부울함수의 간소화 및 구현 제5장 조합논리회로 제6장 순서논리회로 제7장 레지스터와 카운터 제8장 기억장치와 PLD *
  • 페이지 72페이지
  • 가격 9,000원
  • 등록일 2014.05.29
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 장단점을 간략하게 설명하라. 장 점 단 점 멀티플렉서를 사용한 회로 ▶4변수의 논리함수를 구성 가능 ▶병렬-직렬 데이터 변환 구성 가능 ▶임의 입력변수의 MUX 구성 가능 IC의 수 감소 디코더를 사용한 회로 설계가 복잡 구현시 미리
  • 페이지 10페이지
  • 가격 4,200원
  • 등록일 2013.11.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
설계(physical design) 단계 - 중략 - 제 1 장 컴퓨터와 디지털 논리회로 제 2 장 데이터 표현 제 3 장 논리게이트와 부울대수 제 4 장 부울함수의 간소화 및 구현 제 5 장 조합논리회로 제 6 장 순서논리회로 제 7 장 레지스터와 카운터 제 8 장
  • 페이지 68페이지
  • 가격 7,500원
  • 등록일 2012.06.20
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
기계적 움직임에 시연 가능성이 있을 것으로 생각되어 작품구상에 들어가게 되었다. 제작동기 사용부품및 공구 사용IC Data Sheet 작품의 동작 회로도 구성 작품의 구성(브레드보드) 작품의 구성(만능기판) 작품구성완료 후 동작모습
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2009.09.18
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리 레벨에서 LED를 켜지도록 사용되어 진다. 그림 8-5에 과정 3의 논리식을 수행하는 회로가 제시되어 있다. 5. 그림 8-5에 제시된 회로가 단지 두 개의 게이트만으로 설계에 필요한 것을 충족시키지만, 그것은 두 가지의 다른 IC를 필요로 한다.
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2010.08.24
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리식 (d) 회로도 실험계획 1. 그림 7-1의 비동기식 10진 카운터를 구성하여라. : J와 K입력을 1로 하고 회로도상 CLR입력을 초기에 설정해줘야 하기 때문에 NAND와 AND 게이트를 조합하여 설계한다. 2. 표 7-3의 카운터 상태표를 기록하고 표 7-1과 결
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2011.05.02
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top