|
실험이 되었다.
(4) 무엇을 느꼈는가? 또 이 설계실습을 통하여 무엇을 배웠는가?
1학년 기초논리회로에서 다루었던 기본적인 디지털 논리 소자들을 사용하여 회로를 설계하고, 그 동작을 확인해 보았다. 딜레이 시간과 최소 동작 전압 등의 실
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로인 DeMUX를 잘 활용한 실험 결과였다.
- 이론값대로 결과 잘 나왔고, 전압 레벨 또한 High는 4.3V 정도, Low는 0.16V 정도로 잘 나왔다.
실험 5) JK Flip-Flop을 이용한 비동기 카운터를 설계하고, 오실로스코프를 사용하여 파형을 측정하시오.
회
|
- 페이지 15페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험3은 전가산기 2개를 연결한 형태의 회로인데, 간략히 풀어 설명하자면 full adder회로의 가산방식을 이용하여 2 digit adder를 설계한 것 이라 할 수 있다. 이 회로를 바탕으로 한 시뮬레이션과 쿼터스툴을 이용한 DE2보드 결과, 그리고 오실로스
|
- 페이지 29페이지
- 가격 3,000원
- 등록일 2008.11.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로의 정확한 접촉을 위해 노력해야 할 것이다. 또한 계산과정에서 계산을 편하게 하기 위해 측정값들을 소수 두 번째 자리에서 반올림 하는데 숫자를 길게 하여 오차를 줄여야 할 것이다.
이번 실험을 통해 논리 회로를 간단하게 재구성 할
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
파형 1.실험 목표
2.이론 요약
3. 논리 임계값
4. 단일 인버터 연결
5. 2개 직렬 인버터 연결
6.두개의 인버터 교차 연결
7.Vin을 잠시 동안 접지에 접촉
8.Vin을 잠시 동안 +5.0V에 접촉
9.결함 회로 : 5번핀 개방
10.11 두 측정값이 틀린 이유
|
- 페이지 4페이지
- 가격 1,300원
- 등록일 2013.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험] 기본논리게이트
1. 목 적
2. 이 론
2.1 NOR 게이트
2.2 AND 게이트
2.3 OR 게이트
2.4 OR 게이트
2.5 NAND 게이트의 응용
2.6 NOR 게이트의 응용
2.7 NOR 게이트의 응용
2.8 XOR 게이트의 응용
3. 실험기구
4. 실험회로도
5. 실험절차
6. 참
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2013.11.13
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
전기 설계 공학
실험목표
╋━━━━━━━━━━───────
• 시퀀스 제어회로에 대한 이해
• 시퀀스회로와 디지털논리회로에 관한 관계 이해
• 시퀀스 제어회로를 디지털논리회로로 구현
- 퀴즈부저, 분
|
- 페이지 23페이지
- 가격 5,000원
- 등록일 2012.11.01
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도
시뮬레이션 결과
논리상태 작성표 (Pspice 시뮬 결과 10us까지)
Input
Output
SELECT
STROBE
G\'
Y0
Y1
Y2
Y3
S1
S0
X
X
H
X
X
X
X
0
0
L
0
1
1
1
0
1
L
1
0
1
1
1
0
L
1
1
0
1
1
1
L
1
1
1
0
실험5) JK Flip-Flop을 이용한 비동기 카운터를 설계하고, 오실로스코프를 사용하여
|
- 페이지 19페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로 간소화
실험목적
BCD - 부당한 코드 탐지기의 진리표를 나타낸다.
논리식을 간략화 하기 위해서 카르노맵(Karnaugh-map)을 이용한다.
간략화 된 논리식을 실행하는 회로를 설계하고 실험한다.
실험부품 및 사용기기
7400 NAND 게이트
LE
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2010.08.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도
(1)3진수 회로
(2)10진수 회로
(3) 최종 결과 회로
3.설계결과
10진수(3진수)
출력파형
ON
1(001)
2(002)
3(010)
4(011)
5(012)
6(020)
7(021)
8(022)
9(100)
4. TROUBLE SHOOTING
문제점
해결방안
회로의 복잡함으로 인한 가격,실용성 문제
☞ 더 간단한 회로를 구성
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2012.09.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|