|
회로를 구성하고 가변저항을 변화시키면서 전류-전압 특성을 관측하여 기록하라.
(7) <그림 13>의 두 조합 논리회로를 구성하여 실험을 통하여 진리표를 작성하라.
6. 실험 내용 및 결과
(1) 인버터 게이트의 회로를 구성하고 0V와 5V의 값을
|
- 페이지 14페이지
- 가격 2,300원
- 등록일 2014.09.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로로 구성하여 실험하였는데, 이는 더 확장하여 n 진 카운터의 설계를 할 수 있게끔 된다는 사실을 알 수 있다. n 진 카운터는 n 번째 수가 왔을때, 어디에 1이 오느냐에 따라서 NAND gate를 사용해서 CLR를 시켜주면 된다.
논리회로실험
결과보고
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
것. (가급적 2차원 평면으로 결선을 할 것.)
5.참고문헌
디지털공학실험(이병기 저) 사이텍미디어 (p21~31)
VHDL을 이용한 디지털 논리회로 설계(William Kleitz 저) 아이티씨
(p50~54,p64~83) 1.목적
2.이론
3.실험기구
4.실험절차
5.참고문헌
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.05.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
5) 부울 대수의 정리
- 그림2-5(e)와 (e)의 두 논리회로를 결선하여 A, B 입력에 따라 출력 X, Y를 측정하라.
(e)
(e)
5. 참고자료
① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119
② 디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.29 ~ p.
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
5) 정보통신의 배움터, 한샘
이상문(2010) 첨단경영정보론 : 디지털 융합과 신지식 창조, 형성출판사
김광남 외(2009) 정보화 사회의 경영학, 한올
김종현(2005) 컴퓨터구조론, 생능
정병태 외(2002) 논리회로및컴퓨터구조실험, 홍진
전희종 외(2007)
|
- 페이지 9페이지
- 가격 4,500원
- 등록일 2016.04.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
5) 정보통신의 배움터, 한샘
이상문(2010) 첨단경영정보론 : 디지털 융합과 신지식 창조, 형성출판사
김광남 외(2009) 정보화 사회의 경영학, 한올
김종현(2005) 컴퓨터구조론, 생능
정병태 외(2002) 논리회로및컴퓨터구조실험, 홍진
전희종 외(2007)
|
- 페이지 5페이지
- 가격 4,500원
- 등록일 2016.04.01
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
복합적인 요소들에서도 많은 깨달음이 있었던 첫 프로젝트였다. 두 번째 프로젝트에서는 좀 더 완벽한 실험을 해 보이겠다.
논리회로실험 및 설계 보고서
프로젝트1
(교통신호등)
제출일: 2010. 5. 17
실험일: 2010. 5. 3~ 5. 17
실험 2조
조원 :
|
- 페이지 4페이지
- 가격 3,360원
- 등록일 2012.10.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험3에서 그린 그림의 논리회로를 구성하고, 표에 입력을 가한 때의 출력을 측정하 여 해당란에 기입한다. 단, 회로를 구성할 때 A, B, C의 부정형태는 인버터를 사용한다.
5)실험5
1. 다음의 논리식에 대한 진리표를 작성하고, 이에대한 카르노
|
- 페이지 3페이지
- 가격 6,300원
- 등록일 2015.12.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
5~ 3.5 볼트를 보인다.
4. PSpice 시뮬레이션 회로도 및 결과
실험1) 4-to-1 MUX를 구성하고, S1과 S0의 입력신호에 따른 출력 Y를 작성하시오.
회로도
시뮬레이션 결과
논리상태 작성표 (Pspice 시뮬 결과 10us까지)
Input
Output(Y)
D3
D2
D1
D0
S1S0-00
S1S0-01
S1S0=10
|
- 페이지 19페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
>
<DIE 신호 출력기>
(3) 이론
Counter
ROM
분주기
DEMUX / MUX
Shift register
Flip flop
Decoder
BCD to 7 seg.
Shift Reg.
(4) 기타 사항
- 업무부담, 개발기간, 사용된 부품, 프로그램 등, 비용 - 서론
- 본론
- 결론
- 참고문헌
- 프로젝트 후기
|
- 페이지 7페이지
- 가격 3,300원
- 등록일 2013.07.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|