• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 7,957건

회로를 재점검한다.) 5. 보수 스위치를 닫고 회로를 테스트한다. 4장. <논리게이트-1> 예비보고서 1. 실험 목표 2. 사용 부품 3. 관련 이론 4. 실험 순서 5장. 논리게이트-2 <예비보고서> 1. 실험 목표 2. 사용 부품 3. 관련 이론 4. 실
  • 페이지 5페이지
  • 가격 2,000원
  • 등록일 2010.04.05
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도를 완성하라. 제조업체의 데이터 시트를 보고 G라 표기되어 있는 STROBE 입력은 어떻게 연결해야 하는지 결정하라. 회로를 구성하고 가능한 모든 입력들을 테스트하여 회로의 동작을 확인하라. 모의실험&실험예측(PSPICE Simulation) ▶2비트
  • 페이지 5페이지
  • 가격 1,900원
  • 등록일 2011.12.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리소자의 기능에 대한 실험입니다. (6) <그림 17.10>의 회로를 구성하고, 단일펄스를 순차적으로 인가해가면서 지시된 점의 출력상태를 기록하라. SI CLK A B C D 0 ↑ 1 0 0 0 0 ↑ 1 1 0 0 0 ↑ 1 1 1 0 0 ↑ 1 1 1 1 1 ↑ 0 1 1 1 1 ↑ 0 0 1 1 1 ↑ 0 0 0 1 1 ↑
  • 페이지 10페이지
  • 가격 1,500원
  • 등록일 2021.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
이용하면 온도계, 로드셀을 이용하면 저울로 사용할 수 있다. 1. 실험 목적 2. 실험 장비 3. 이론 개요 4. 실험 순서 (1) 문턱 전압 Vt (2) 직렬 구성 (3) 병렬 구성 (4) 정논리 AND 게이트 (5) 브릿지 구성 (6) 실전 연습 5. 결론 및 고찰
  • 페이지 9페이지
  • 가격 2,000원
  • 등록일 2011.06.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리곱의 연산자는 곱하기 기호로 표시하기도 하고, 곱하기 기호를 생략하기도 한다. 다음 그림은 AND 게이트의 기호 및 진리표와 AND 소자의 회로를 나타낸 것이다. ⑤ 실험 방법 1> BreadBoard판에 회로를 꾸민다. 2> DC Power supply을 이용하여
  • 페이지 5페이지
  • 가격 1,300원
  • 등록일 2013.02.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리합의 연산자는 더하기 기호로 표시한다. 다음은 OR 게이트의 기호 및 진리표와 회로를 나타낸 그림이다. ⑤ 실험 방법 1> BreadBoard판에 회로를 꾸민다. 2> DC Power supply을 이용하여 전원을 공급한다.(5V) 3> 4개의 버튼을 하나씩 눌려 Led
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2013.02.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
것이었다. 직접 브레드보드에 회로를 구성해 측정하는 것은 늘 오차가 발생하고 실험결과 값에 확신도 없었는데 max-plus2 는 회로 구성도 소자를 쉽게 개수대로 불러와서 쉽게 오차의 유무도 알려주고 결과도 잘 내주었다. 앞으로 예비 실험을
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2007.08.26
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
4Bit 덧셈기 2개,AND 게이트 2개,OR 게이트 1개로 구현가능. Decimal symbol BCD digit 0 0000 1 0001 2 0010 3 0011 4 0100 5 0101 6 0110 7 0111 8 1000 9 1001 5. 실험 계획 [BCD 덧셈기_뺄셈기] => 스위치를 눌렀을 때는 2번째 입력이 보수가 취해지고 스위치를 누르지 않
  • 페이지 3페이지
  • 가격 2,000원
  • 등록일 2015.02.26
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
입력과 전 단계에서 발생한 자리올림수를 더하도록 구성 - 두 개의 반 가산기와 한 개의 논리합 회로를 이용하여 구성 - 자리올림수를 더해 줄 수 없는 반 가산기의 단점을 보완 1. GATES(AND, OR, NOT, XOR) 2. DECODER 3.MUX(Multiplexer) 4. ADDER
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2009.05.04
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디코더의 종류 74HC138 3자리의 2진수가 8개의 핀으로 나옴 Decoder/Demultiplexer 74HC139 2자리의 2진수가 4개의 핀으로 나옴 Decoder/Demultiplexer 74HC154 4자리의 2진수가 16개의 핀으로 나옴 Line Decoder/Demultiplexer 74F138 3자리의 2진수가 8개의 핀으로 나옴 Decod
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top