|
설계 -
1.개요
◎ 논리게이트 조합으로 복잡한 논리적 함수관계 구현 및 불필요하게 복잡한 논리를 단순화 시키는 K-map 응용 방법을 익히고 don’t care 조건을 다루는 예를 실습한다.
◎ 조합논리회로의 설계의 실례로 덧셈기(가산기)
|
- 페이지 35페이지
- 가격 3,000원
- 등록일 2012.11.01
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설계하고 진리표를 작성한다.
4. 참고자료
1. 회로이론, 한경희외 공저, 형설출판사, 1991.2
2. 전기전자기초실험, 신정록외 공저, 한올출판사 1996.8
3. 전기회로, 최윤식외 공저, 의중당, 1996.2
4. 디지털전자회로, 김기남 저, 네트웍텔레콤 정보기술
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2004.07.23
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로이론, 한경희외 공저, 형설출판사, 1991.2
2. 전기전자기초실험, 신정록외 공저, 한올출판사 1996.8
3. 전기회로, 최윤식외 공저, 의중당, 1996.2
4. 디지털전자회로, 김기남 저, 네트웍텔레콤 정보기술원, 1998.2
5. 집적회로, 이영훈 저, 상학당, 2002
|
- 페이지 7페이지
- 가격 2,500원
- 등록일 2004.07.23
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
60V 정도, 시그널이 0일 경우 0~400mV로 모든 값이 정확했다. 그리고 DE2 보드를 사용해서 SUM과 CO의 값을 LED의 불이 켜지는지 여부에 따라 켜지면 1, 안 켜지면 0임을 알 수 있었다.
실험3은 전가산기 2개를 연결한 형태의 회로인데, 간략히 풀어 설
|
- 페이지 29페이지
- 가격 3,000원
- 등록일 2008.11.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
설계하라.
(2) 실 험
1) 산술연산회로를 결선하라.
2) 표 1의 결과가 나오는지 확인하라.
3) 논리연산회로를 결선하라.
4) 표 2의 결과가 나오는지를 확인하라.
5) ALU회로를 결선하라.
6) 표 3의 결과가 나오는지를 한 기능씩 확인하라. ■ 실험제
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2012.04.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
6-6.html
http://rnd.takara.co.kr
http://rnd.takara.co.kr/bionews_board/view.asp?NO=8417
http://rnd.takara.co.kr/bionews_board/view.asp?NO=5560
http://rnd.takara.co.kr/bionews_board/view.asp?NO=8376
http://www.dongascience.com
http://www.eurekalert.org/pub_releases/2003-10/pu-bbs103003.php
http://www
|
- 페이지 10페이지
- 가격 1,300원
- 등록일 2005.09.08
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
6
3. 예비 보고서 …………………………… 31
4. 실험 기자재 및 부품 …………………………… 33
5. 실험 방법 및 순서 …………………………… 33
6. 실험 결과 …………………………… 34
실험 5. 산술논리연산회로(1) ………
|
- 페이지 79페이지
- 가격 12,600원
- 등록일 2012.11.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험 방법 및 순서 23
6. 실험 결과 24
실험 4. 인코더와 디코터 26
1. 실험 목적 26
2. 기초 이론 26
3. 예비 보고서 31
4. 실험 기자재 및 부품 33
5. 실험 방법 및 순서 33
6. 실험 결과 34
실험 5. 산술논리연산회로(1) 35
실험 6. 산술논
|
- 페이지 78페이지
- 가격 12,600원
- 등록일 2013.12.29
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
문헌
http://princess.kongju.ac.kr/DigitalMain/dvlec/dvlecframe.htm http://www.pyc.pe.kr/computersystem/chapt-22.html
디지털 전자회로 설계, 청암, 김응묵, p54-58 제1장. 서론
제2장. 본론
2.1 카운터
▶ 동기식 modulo-N 카운터
▶조합 논리 회로
제3장. 결론
후기
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2006.11.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
가산기의 자리올림 입력 C1에는 접지(0)을 연결하여야 하고, 자리올림 출력 C5는 사용하지 않았음에 유념하여야 한다.
그림 6-7. BCD가산기
[실험절차 : 그림 06-07] BCD 가산기
[1] 회로를 초기화 시키기 위해 SimInit 버튼을 클릭한다.
[2] 각 소자의 출
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2008.12.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|