|
실험은 시간단위가 초단위로 측정을 해야 했기 때문에 Time Div 레버를 이용하여 측정 시간을 길게 하였다. 회로를 구성하고 스위치 단자를 floating 시킨 상태에서 Vcc +9V를 인가하고 스위치를 A점에 인가했더니 실험 결과와 같은 매우 만족할만한
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
예비 과제그림 20-1의 회로에서 fc=750Hz, G=1.32, Q=4.2, C=0.001 일 때 다음을 구하여라.(1) ⇒ (2) 저역차단주파수(), 고역차단주파수()⇒
④ PSPICE 시뮬레이션
일 때, 회로 구성
일 때, 시뮬레이션 결과
일 때 차단주파수는 596.616Hz, 922.788Hz 의 두 주파수
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에서는 회로를 구성하고 실험하였더니 High state 출력이 약 1초마다 반복되는 출력을 확인할 수 있었습니다. 다시 말해서, 출력전압의 주기는 약 1초이고 듀티 비는 매우 작은 전압의 파형을 출력하는 것을 확인하였습니다. 저항 의 값을 감
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도 이와 같은 개념으로 증폭회로의 출력을 입력측으로 되먹임 하여 외부의 입력 없이 전기진동을 발생시켜서 교류파형을 얻을 수 있습니다. 간단한 예로 오디오 증폭기에 연결된 마이크와 스피커를 가까이 마주보게 하면 삐소리가 나며
|
- 페이지 7페이지
- 가격 1,200원
- 등록일 2008.12.14
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
나왔고, 출력 신호에 있어 1Vpp 이상의 값이 출력되어야 하는데, 7Vpp 이상으로 출력되었다. 따라서 모든 설계 조건을 만족하였고, 각각의 스위치를 작동시키면서 확인해본 결과 정확한 음이 출력되었다. 1. 실험 결과
2. 비고 및 고찰
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로로 커패시터에 축적된 에너지가 과 가 교대로 출력되어서 출력단에서 정현파를 얻을 수 있도록 하는 역할을 한다고 할 수 있다.
(4) 실험시 어려웠던 점이나 건의할 내용은 무엇인가?- 없음.
실험에 있어 가장 큰 오차값을 보인 것은 출력
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
피드백저항을 조절 적당한 전압이득으로 변경
7번 램프의 추락사 (내부 균열이 예상됨)
해결 방안 : 새로 구매시 소요시간 10일 (포기) 설계 순서
역할 분담
서 론
간략 회로 설명
1차 회로도
2차 회로도
최종 회로도
|
- 페이지 18페이지
- 가격 3,500원
- 등록일 2014.03.26
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로 P-spice 시뮬레이션 수행 결과
회로도 )
조건 ) Start Freq :1kHz , End : 2000kHz , Points : 10001
시뮬레이션 결과 )
# log scale로 변환하지 않은 값
# x 축 log scale로 변환한 값
시뮬레이션 . 고주파 증폭 회로 실험 시뮬레이션 결과
회로도 )
조건 ) R8 : 1000k,
|
- 페이지 6페이지
- 가격 1,200원
- 등록일 2008.12.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로망을 능동필터는 실제 구현하기 어려운 소자 L을 연산증폭기로 대신하여서 R,C와 OP AMP로 이루어진 회로망을 이야기 합니다.
필터는 말 그대로 걸러낸다 라는 뜻이지요. 전기전자에서는 바로 주파수를 걸러 냅니다.
LOW PASS FILTER 저역통과필
|
- 페이지 5페이지
- 가격 1,200원
- 등록일 2008.12.14
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
임의로 결정된다. 회로 설계자 입장에서는 초기 Q의 상태를 예측할 수가 없다. 따라서 초기의 상태를 결정하기 위해 입력 신호 외에 별도의 비동기 신호인 SET(Q을 H로)과 RESET(Q을 L로) 신호를 추가하는 경우도 있다. 이 경우 플립플럽은 비동기
|
- 페이지 3페이지
- 가격 6,300원
- 등록일 2017.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|