|
정값을 표9-1에 기록한다.
3) 전류분배기Ⅱ
- 그림9-6의 회로를 기판에 구성한다.
- 전원을 켜고 DC 10V로 조정한다.
- R1과 R2, R3, R4에 인가되는 전압을 측정한다.
- 각 저항을 통해 흐르는 전류를 측정한다.
- 측정값을 표9-2에 기록한다.
실험1
실험2
|
- 페이지 2페이지
- 가격 1,000원
- 등록일 2011.07.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험기기 및 부품
(1) BJT CA3046(1개)
(2) 저항 100(1개), 1k(1개), 100k(1개)
(3) 직류 전원공급기 1대
(4) 오실로스코프 1대
4. 예비실험
(1) <그림 2.6>과 같이 회로를 구성해서 PSPICE 시뮬레이션을 수행하여 log()and log() vs (Gummel plot), -log(), - 그래프를 구
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에 대해서 예비실험 1), 2) 3)을 반복하시오. =0.5mA가 되게 VBB를 조절한다. Transient 시뮬레이션 시에는 출력 전압이 포화가 되어 왜곡이 생기지 않도록 입력 신호의 진폭을 낮춘다.
=> =0.5mA가 되는 VBB 값은 약 2.1673V입니다.
=> Transient 해석
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이득은 약 0.9664가 나왔습니다.
이 값들은 CC버퍼 증폭기의 전압이득인 2.5688보다 작은 값들로, CC버퍼 증폭기가 작동하여 소신호 이득이 증가하는 것을 확인할 수 있습니다. 1. 실험 목적
2. 설계
3. 이론
4. 실험 기기 및 부품
5. 예비 실험
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
통한 C Class-AB Output Stage시뮬레이션
(입력 전압이 일 때의 입력과 출력 전압)
- 출력 전압의 포화 전압은 4.9V 즉 이다.
< 3. 참 고 문 헌 >
- 아주대학교 기초전기실험 교재. < 1. Data Sheet >
< 2. 설계 검증 (시뮬레이션) >
< 3. 참 고 문 헌 >
|
- 페이지 8페이지
- 가격 2,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
→ +100uA
IB가 100uA일 때 IC가 2mA라 가정하면…
컬렉터 전류 : 2mA → 3mA → 2mA → 1mA → 2mA
VC = VCC - VRL
VRL = ICRL
* 바이어스 방법과 안정화
*이미터 바이패스 캐패시터
* 위상관계
3) 시뮬레이션 결과 1)실험 목적
2)관련 이론
3)시뮬레이션 결과
|
- 페이지 5페이지
- 가격 1,200원
- 등록일 2008.12.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
. 특히 RL에대한 의존성이 높고 회로설계시에는 고려해둘 필요가 있다. Ⅰ.포토 다이오드(photo diode)의 특성
1.광자에 대한 개념
2.포토 다이오드의 구성과 기호
Ⅱ.포토 커플러(photo coupler)의 특성
1.포토 커플러란?
2.특성
3.특징
|
- 페이지 4페이지
- 가격 800원
- 등록일 2003.10.13
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
이것은 사용한 저항값의 오차 (±5%)와 파형을 읽을 때의 눈금오차로 판단된다.
참고1 ) OP AMP 내부 세부 회로도 (예시) 1. OP AMP의 기본 특성
2. 비반전 증폭기 회로구성 및 동작 원리 실험
3. 반전 증폭기 회로구성 및 동작 원리 실험
|
- 페이지 4페이지
- 가격 1,200원
- 등록일 2010.03.20
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
1. 실험 개요
바이폴라 접합 트랜지스터(BJT)는 N형과 P형 반도체를 샌드위치 모양으로 접합한 구조로, 이미터, 베이스, 컬렉터라고 하는 3개의 단자로 구성된다. 베이스 단자의 전류가 컬렉터 단자의 전류나 이미터 단자의 전류에서 증폭되는
|
- 페이지 10페이지
- 가격 1,500원
- 등록일 2021.02.01
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
1. 실험 개요
- 연산 증폭기는 아날로그 회로에서 가장 널리 사용되는 회로이다. 일반적인 연산 증폭기는 차동 입력을 받아서 단일 출력을 내보낸다. 이 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율
|
- 페이지 12페이지
- 가격 1,500원
- 등록일 2021.02.01
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|