• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 2,408건

C값에 영향을 미치는 요소를 열거하라. (3) 실험절차 (1),(2)의 회로에 대하여 이론치를 계산하여 표14.1과 표14.2의 형식으로 구성하라. (4) 실험절차 (5),(6)의 회로에 대하여 이론치를 계산하여 표14.3과 표14.4의 형식으로 구성하라.
  • 페이지 3페이지
  • 가격 1,200원
  • 등록일 2009.10.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
51 5679.489 1.52 - 20 157.9406 10076.89 7938.96 5163.403 1.937 177.9406 8944.274 8944.27 4700 2.128 + 20 197.9406 8040.541 9949.58 5072.911 1.971 + 40 217.9406 7302.675 10954.89 5952.199 1.68 + 60 237.9406 6688.852 11960.2 7062.372 1.416 + 80 257.9406 6170.217 12965.51 8262.324 1.21 + 100 277.9406 5
  • 페이지 3페이지
  • 가격 1,200원
  • 등록일 2009.10.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
할 수 있다. 근사해석으로 작동점을 결정 할 경우, , , 참고 문헌 고정 바이어스 기초전기전자공학 5판 김종수 기초전자회로실험 남춘우 역 전압 분배 바이어스 기초전자회로실험 남춘우 역 회로 해석 방법 현대전자회로 장학신 저 전자 회
  • 페이지 2페이지
  • 가격 500원
  • 등록일 2011.06.27
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
105㎐가 된다. 또다른 계산법으로 주파수를 ω로 놓고 일반적인 수식을 구하는 것이다. VC =-=- 에서 VC 가 최대가 되기 위해서는 가 최소가 되어야 하므로 ω=ωo 이 된다. 따라서 ω=100000㎐ 이다. 1. 목 적 2. 실험 준비물 3. 실험 계획서
  • 페이지 5페이지
  • 가격 1,300원
  • 등록일 2008.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험은 순조롭게 진행됐으며, 특히 슈미트트리거 회로에서 Hysteresis특성이 무엇보다도 흥미로웠고, noise따른 오차만큼 출력전압도 감소한다는 것도 흥미로웠습니다. 다음주에 실험할 FET실험도 사전에 FET에 대한 철저한 예비 공부와 그에따른
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2010.01.28
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
D, T, RS 등등이 있듯이, 데이터 기억, 데이터 토글, 데이터 기록, 삭제 등등에 사용될 수 있다. 그리고 F/F는 어떻게 조합하느냐에 따라 다양한 기능을 수행할 수 있다. 1. 목 적 2. 실험 준비물 3. 설계실습 계획서 * 래치와 플립플롭 이론
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2008.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험으로 확인 하려한다. (a) 입력전압과 출력전압을 scope에서 동시에 관찰하려면 어떻게 연결해야 하는가? 연결상태를 그리고 설명 하라. 위의 회로를 구성하고 오실로스코프의 VERTICAL MODE를 DUAL로 하면 동시에 두 파형을 관찰 할 수 있으며
  • 페이지 8페이지
  • 가격 1,300원
  • 등록일 2008.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
11.07V 0.66V 실험값 이론값 9.62V 10.22V 0.67V 0.7V 5.57V 5.48V 14.54V 15V 8.96V 9.52V -실험1- -실험2- -실험3- ▲ Outline ▲ Apparatus ▲ Procedure ▲ Result
  • 페이지 1페이지
  • 가격 800원
  • 등록일 2010.02.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 - Ch.3 BJT의 고정 및 전압분배 바이어스 PSpice를 통해 주어진 회로를 구성하여 트랜지스터의 β 값을 계산하라. 또한, 회로의 schematic 및 VB, VE, IE, IC, VC, IB 를 확인하고 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여라. ※ Transistor : Q
  • 페이지 11페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
전기가 통과하는 분기점(선의 연결지점, 만나는 지점)에서, 전류의 합 즉 들어온 전류의 양과 나간 전류의 양의 합은 같다. 즉 0 이다. 또는 도선망(회로)안에서 전류의 대수적 합은 0 이다.(단, 들어온 전류의 양을 양수로, 나아간 전류의 양을
  • 페이지 8페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top