• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 2,926건

증폭기에 대한 실험이었다. 저항을 부하로 사용하는 공통 소스 증폭기도 있지만, 우리는 전류 소스를 부하로 사용한 증폭기에 대한 실험만 임하였다. - 실험 순서 1)은 공통 소스 증폭기 회로를 구성하는 것이었다. 회로를 구성한 후 값을 측
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2017.04.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
전자공학 > 반도체 > 트랜지스터 > FET] http://www.ktword.co.kr/word/abbr_view.php?m_temp1=4235&id=1341&nav=2&m_search=FET%EB%B0%94%EC%9D%B4%EC%96%B4%EC%8A%A4 [Fundamentals of Microelectronics] B.Razavi 저 | John Wiley 2nd Edition [전자회로실험] 이현규, 김영석 저 | 충북대학교출
  • 페이지 14페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험은 공통 컬렉터 증폭기이다. 여기서는 크게 이론치와 측정치가 크게 다를 바 없음을 볼 수 있다. 한가지 주목할 사항은 그 전압이득이 약1이라는 것이다. 하지만 이 실험으로 제대로 공통 컬렉터 증폭기의 특성을 알 아 볼 수는 없다. 왜냐
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2009.05.06
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
파형의 왜곡 현상 관찰 1) 실험 회로 7-1 회로에서 입력 신호의 크기를 증가시켜 가면서 출력 파형을 관찰하라. 출력 신호의 왜곡이 없는 입력 신호와 출력 신호의 최대값을 측정하라. 2) 실험 방법 1)을 PSPICE로 시뮬레이션하고 실험 결과와 비교
  • 페이지 8페이지
  • 가격 2,000원
  • 등록일 2015.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험): 검토 및 느낀점 이번 실험을 통해서 MOSEFT의 특성에 대해 알아보았다. 이번 실험으로 와 의 전압-전류 특성도 알 수 있었고, 문턱전압이라는 가 무었을 의미하는지도 알게 되었다. 아직 전자회로 이론 시간에 배우지 않은 내용이라 생소
  • 페이지 5페이지
  • 가격 2,000원
  • 등록일 2016.05.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도를 분석하면 Vout이 +단자와 연결되어 있는 C1,R1와 C2,R2에 의해 분배가 되어 다시 +단자로 들어가 비반전 증폭기의 원리로 다시 Vout이 된다. 계속해서 이 과정을 반복하게 된다. 고급전자회로실험 텀프로젝트(함수발생기) 발표자료
  • 페이지 11페이지
  • 가격 2,000원
  • 등록일 2012.12.24
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
통해 증폭되어 나오는 신호를 확인 기술적 특성 증폭기 : 입력되는 신호를 우리가 들을 수 있게 증폭시켜 주는 역할 PROJECT 개요 & 특성 System Block Diagram Board Layout 추가 옵션 사항 Test 방법 회로도 Scheduling 분석 및 검토
  • 페이지 17페이지
  • 가격 2,000원
  • 등록일 2010.04.20
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
충자료의 회로를 구성한다. R1 = 33kΩ, R2 = 6.8kΩ, RC = 2.7kΩ, VCC = +12V를 사용한다. 6. 베이스 노드 X와 컬렉터 노드 Y의 전압에 해당하는 VBE, VCE를 측정하여 기록한다. 이미터와 접지 사이에 전류계를 직렬 연결하여 이미터 전류 IE를 측정하여 기록
  • 페이지 4페이지
  • 가격 1,400원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 구성에는 몇 번을 확인해 봐도 이상이 없었지만, 이러한 오차가 발생한 이유는 아무래도 브레드 보드의 문제거나, CA3046 소자에 이상이 있어 이러한 값이 나타난 것 같다. 이번 실험에서는 저번 실험과 다르게 예비보고서에서 실행한 시
  • 페이지 4페이지
  • 가격 2,000원
  • 등록일 2017.04.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 그려보면 아래와 같은데 입력전류가 바로 출력전류로 나온다. 이것은 교류에서 입력전류가 +주기일때 출력전류도 역시 +주기이고 그 반대도 성립하므로 입력파형과 출력파형의 위상관계는 동상이라고 할 수 있다. (6) 실험 회로에서
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2010.03.03
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top