|
24-2와 같이 회로를 구성한후, 전원은 5Vp-p로 하고 공진 주파수에서부터 앞뒤로 21khz 범위로 주파수를 조정해가며 저항에 걸리는 전압을 측정하고 표24-2에 기록한다. 1. 목적
2. 이론
3. 실험과정
A. 공진주파수 확인
B. 주파수 응답곡선
|
- 페이지 2페이지
- 가격 1,000원
- 등록일 2012.01.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험이었다. 시스템 동역학을 통해 매우 익숙해 있는 증폭기 회로도라 그런지 낯설게 느껴지지는 않았고, 이론을 통해 배운 내용을 실험을 통해서 검증해 볼 수 있어서 뜻 깊은 실험 이었다. 1. 실험목적
2. 실험이론
- Inverting amplifier (반
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2014.03.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에서 입력 X에 0.1x[cos(2πft)][V]를 function generator를
사용하여 가하고 f를 10 k Hz에서 10 M Hz까지 변화시키며 출력 Y를 구하라.
① [그림6-6] 의 실험결과
② [그림6-7] 의 실험결과
측정:
[그림6-6]에서는, 1.22V의 값인 0.87V 가 될 때까지 주파수를 증
|
- 페이지 10페이지
- 가격 1,500원
- 등록일 2008.12.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
와이어 속이 미세하게 끊어져 있을 수도 있고, 또는 납땜하는 과정에서 미세하게 전류가 통하지 않게 납땜을 했을 가능성 또한 배제할 수 없다고 생각한다. 1. 실험목표
2. 관련이론
3. 데이터시트
4. 실험
5. 실험결과
6. 오차 및 분석
|
- 페이지 13페이지
- 가격 3,000원
- 등록일 2024.11.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
미분기를 사용하지 않으며 미분방정식은 적분방정식으로 변환하여 구현한다. 따라서 10-17과 같은 미분기의 사용은 적절하지 않다. 1) 반전증폭기 실험
2) 비반전 증폭기 실험
3) 적분기 실험
4) 손실 적분기 실험
5) 미분기 실험
|
- 페이지 3페이지
- 가격 500원
- 등록일 2008.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 방법
1) 그림 5.1과 같이 회로를 결선하고 함수발생기로 정현파를 인가하여 신호의 크기를 로 맞춘 후, 주파수를 100Hz부터 1MHz까지 변화시켜가면서 커패시터 양단의 전압 을 오실로스코프로 측정하시오. 또한, 주파수 변화에 따른 의 변화
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2016.12.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험이니만큼 조교님들께서 사전에 주의를 주셨으면 실험이 더 수월하게 진행되지 않았을까 하는 생각도 들었다.
Common source 증폭기의 설계실습은 잘 되었다고 생각한다. 설계한 회로대로 브레드 보드에 연결한 결과, 오실로스코프를 통한
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
증폭기/차등증폭기
· 반전증폭기 (SW-ON 상태)
차등증폭기(SW-OFF 상태)
▶ MOS SW
▶ 저역통과필터(LPF)
3. 전체 회로도
4. 시뮬레이션(입력,V01,V0)
5. 제작사진
6. 결과 Capture 및 내용
▷ Vs
▷ Vo1
▷ Fc
▷ Vo(출력)
7. 참고문헌
IC 응용설계 및 실험 - 상학
|
- 페이지 14페이지
- 가격 6,800원
- 등록일 2010.06.08
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 구성하라.(원래는 y의 계수가 10이지만 주파수에 따른 변화를 더 잘 확인하기 위해 10^3으로 증가시켰습니다.- 500Hz로 관찰)
(5) 입력 신호와 출력 신호 사이의 관계가 인 선형-시불변 시스템이 있다. 이 시스템에 대하여 다음 실험을 수행
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2008.12.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
증폭기의 성질을 갖는다. 시뮬레이션 결과 동상성분에 대한 이득 은 ≒ 0.000024 V/V 이고. 따라서 CMRR = 20log() = 20log() ≒ 132.4dB 이다.
(5) 위 그림의 회로에서 R5 를 39㏀에서 41㏀ 로 변화시키면서 U3C 의 출력 전압의 변화를 구하라. 또, CMRR 의 변화를
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2009.02.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|