|
거 실험결과표 (+15V ~ -15V)
입력전압[V]
-15
-12
-9
-6
-3
0
3
6
9
12
15
출력전압[V]
28
25
22
19.2
16
13.8
11.4
8.6
5.8
2.6
1.4
|그림 20-25| -15V에서 +15V로 변할 때 슈미트 트리거의 입출력파형
|그림 20-25| +15V에서 -15V로 변할 때 슈미트 트리거의 입출력파형
|
- 페이지 2페이지
- 가격 700원
- 등록일 2010.05.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
I(R1B1) I(R1B2) I(R1C) V(3) V(4)
1.000E+01 8.207E-04 8.151E-04 8.861E-04 1.793E+00 1.936E+00
이론값
모의실험값
측정값
오차(%)
Ib(uA)
Ic(mA)
Vb(V)
Vc(V)
*직류해석(뒷 단자)
.OP
.DC VCC 10V 10V 6
VCC 6 0 10
R2B1 6 9 68K
R2B2 9 0 10K
R2C 6 7 2.4K
R2E 8 0 240
R3E 10 0 1K
Q2 7 9 8 Q2sc1815
Q3 6 7 10 Q2
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2004.12.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
통해 증폭되어 나오는 신호를 확인
기술적 특성
증폭기 : 입력되는 신호를 우리가 들을 수
있게 증폭시켜 주는 역할 PROJECT 개요 & 특성
System Block Diagram
Board Layout
추가 옵션 사항
Test 방법
회로도
Scheduling
분석 및 검토
|
- 페이지 17페이지
- 가격 2,000원
- 등록일 2010.04.20
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이었고, 첫 번째 실험보다는 작은 대역폭을 확인 할 수 있었다.
3. Discussion
이번 실험을 통해 음성증폭기의 특성을 파악할 수 있었다. 이론상으로는 부귀환이 있는 경우가 없는 경우에
비해 대역폭이 넓어지고 이득이 감소한다는 것을 알고
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2006.05.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험을 통해 증폭기가 주파수에 따라 증폭률이 달라지는 원리와 상한 하한 주파수의 개념을 알 수 있었다. 주파수가 낮아지면 결합 커패시터와 단락 커패시터가 이득을 감소시키고, 주파수가 높아지면 트랜지스터 내부의 기생 커패시터들의
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2015.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
파형의 왜곡 현상 관찰
1) 실험 회로 7-1 회로에서 입력 신호의 크기를 증가시켜 가면서 출력 파형을 관찰하라. 출력 신호의 왜곡이 없는 입력 신호와 출력 신호의 최대값을 측정하라.
2) 실험 방법 1)을 PSPICE로 시뮬레이션하고 실험 결과와 비교
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2015.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 29. 능동 필터회로
- 실험 결과 -
1) 저역통과 능동필터
a. 그림 29-1의 회로에 대해 식 (29.1)을 이용하여 하한 차단 주파수를 계산하라.
1 1
fL = ──────── = ──────────
|
- 페이지 8페이지
- 가격 5,460원
- 등록일 2012.09.25
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
R-C 직렬 및 병렬 회로 사진과 위상차, 저항에 따른 전류의 변화
R-C 필터는 주파수 변화에 따른 전압의 변화
주파수는 1KHz 차이로 50KHz까지 하였고 이론값과 실험값의 오차를 계산. 그래프고 나타냄 1. 실험목적
가. R – C 직렬 회로의
|
- 페이지 15페이지
- 가격 2,000원
- 등록일 2009.06.22
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
증폭기. 연산
증폭기는 두 개의 입력단자와 한 개의 출력단자를 갖는다. 연산증폭기는 두 입력단자 전압
간의 차이를 증폭하는 증폭기이기에 입력단은 차동증폭기로 되어있다. 연산증폭기를 사용하
여 사칙연산이 가능한 회로 구성을 할 수
|
- 페이지 6페이지
- 가격 1,200원
- 등록일 2009.09.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험결과를 바탕으로 Common mode gain A_CM을 구하면, 의 값을 얻을 수 있다.
2) 차동증폭기라 불리는 그림 4의 회로에서 동상신호 제거비 (Common Mode Rejection Ratio : CMRR) 값을 구해보시오.
이고,
위의 회로에서 저항비를 통해 Differential gain을 구해보면,
|
- 페이지 15페이지
- 가격 2,300원
- 등록일 2013.07.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|