• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 2,515건

전기전자전파공학부 학 번 : 9747009 성 명 : 김 형 주 1) 오태석 희곡에 나타난 영화적 기법 연구 2) 공연 언어의 재담 형성원리 연구 3) 한국 현대 희곡에 나타난 생태위기에 대한 연구 4) 오태석 희곡의 차용 양상 연구 -<백마강 달밤에>와 <
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2003.11.09
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
f : 12.5 kHz PWM 제어 회로도 Simulation 파형 주파수는 1/f 이고, 스위칭 주파수가 12.5kHz 이므로 출력파형의 주기는 대략 80ms 가 나와야 한다. 회로 simulation 결과 주기가 대략 80ms 임을 관측할 수 있다. (2) PWM 제어 회로와 Buck Converter 회로를 이용하여
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
마찮가지로 우리가 원하던 값에 도달하지 못했다. ▣ 3.6 Degeneration R, Coupling C, Bypass C의 역할에 대해 서술하라. 설계한 회로에서 Bypass C의 유무에 따른 출력전압을 그래프로 그리고 차이점을 서술하라. Degeneration Resister 증폭기 성능의 변화를
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
대응해서 소자표면에 전하가 발생하여 출력이 Source단에서 나온다. 회로의 안정적인 동작을 위하여 Pull-down Resistor로 R3을 사용하였으며, 그 출력신호를 Active HPF를 통해 걸러내 Op-Amp를 이용하여 10000배의 반전 증폭을 시켜서 백색 LED에 불이 들
  • 페이지 3페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계하여라. 2-level AND-OR(NAND-NAND) logic 회로도 (4) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하여라. = + + + = = + + + = ( + ) + (+) = () + 다단계 조합 논리 회로도 (
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
0으로 변할 때)가 입력 전압이 1에서 0으로 변할 때(출력 전압이 0에서 1로 변할 때)보다 지연 시간이 더 길다. (4) 게이트를 사용하여 만든 2x4 디코더의 기능에 대해 설명하고, 그 정의에 따라 진리표를 만들고, 2x4 회로도를 설계하라. 디코더는
  • 페이지 3페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
11 10 00 0 0 0 0 01 0 1 1 0 11 0 1 1 1 10 0 1 0 1 00 01 11 10 00 0 1 0 0 01 0 1 0 0 11 1 1 1 1 10 0 0 0 0 00 01 11 10 00 0 0 0 1 01 0 0 0 1 11 1 0 1 0 10 1 0 1 0 00 01 11 10 00 0 0 1 1 01 0 0 1 1 11 1 0 1 1 10 1 0 1 1 00 01 11 10 00 0 1 1 1 01 0 1 1 0 11 0 0 1 0 10 0 0 1 0 00 01 11 10 00 1 0 0 1 01
  • 페이지 3페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
대해 자료 값을 조사하고 그 정의를 적어라. 74LS73 JK 플립플롭 회로도 및 시간값들 74S74 D 플립플롭 회로도 및 시간값들 Tsu Set up 시간. Sampling이 일어나기 전까지 입력이 올바로 인식되는 데 필요한 최소한의 시간 Th Hold 시간. Sampling이 일어난
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
리시오. 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계하시오. 또한, Q1, Q2, Q3출력 신호에 LED를 연결하여 카운터의 상태에 따라 LED에 불이 들어오도록 회로도를 그리시오. 8진 비동기 카
  • 페이지 3페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
대로 주파수는 감소한다. RS1 : 10㏀ RS2 : 10㏀ 주기 : 240us 주파수 : 4.167kHz RS1 : 10㏀ RS2 : 20㏀ 주기 : 280us 주파수 : 3.571kHz C1 : 20n 주기 : 260us 주파수 : 3.846kHz C1의 값을 줄일수록 주기가 감소함을 알 수 있다. 반대로 주파수는 증가한다. C1 : 5n 주기 : 9
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top