|
5.0V에 접촉시켜라. 다시 출력을 관찰하고 그 결과를 기록하라.
9. 그림 2-6(b)의 회로에서 5번 핀(아래쪽 인버터의 입력)에 연결된 선을 제거하여 결함을 발생시켜라.
이제 잠시동안만 입력(3번 핀)을 접지에 접촉시킨 후 회로 각 지점의 논리레벨
|
- 페이지 4페이지
- 가격 1,900원
- 등록일 2011.12.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 약간 수정하면 2진수에서 8진수로의 디코딩에 사용될 수도 있다. 4비트 2진수로 나타낼 수 있는 최대 수는 8진수로 17이며, 이를 표시하기 위해서는 2개의 7-세그먼트 디스플레이가 필요하다.
2진수에서 8진수로의 변환은 소수점에서 시
|
- 페이지 4페이지
- 가격 1,900원
- 등록일 2011.12.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
번째 줄을 완성하라.
실험순서 3의 회로를 그림 7-4의 회로로 변경하고, 표 7-2의 마지막 줄을 완성하라
규칙 10을 보여주는 회로를 설계하라. 보고서의 표 7-3에 보인 것과 같이 펄스발생기는 입력 A를 대변하기 위해 사용되고 입력 B 쪽에는 스위
|
- 페이지 3페이지
- 가격 1,900원
- 등록일 2011.12.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
위치가 있으므로 스위치의 가능한 ON/OFF 조합은 16개이고, 그 결과 모터들에 대해서도 16개의 가능한 ON/OFF 조합이 있다. 스위치의 상태는 입력변수이고 모터의 상태는 출력변수이다. 이 경우 허용치 않는 조건은 ‘don\'t care\'(X)가 아니다. 대신
|
- 페이지 4페이지
- 가격 1,900원
- 등록일 2011.12.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
대규모의 네트워크에 할당
총126개의 네트워크를 만들 수 있다.
각 네트워크당 1677만개의 노드를 연결 할 수 있습니다.
처음 비트 패턴 : 0(2진수)
네트워크 주소 범위 : 1-126(10진수)
최대 네트워크 수 : 126개(127은 loopback용임)
네트워크당 최
|
- 페이지 15페이지
- 가격 2,000원
- 등록일 2010.04.05
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
문턱 전압 VT- 라 한다.
출력 전압은 1이거나 0이다. 출력이 0일 때, 전환 작용을 하기 위해서는 입력은 VT+보다 약간 커야 한다는 것이 필요하다. 그러면 출력은 1 상태로 전환하고, 입력이 VT-보다 작아질 때까지 그 값을 유지하고 있다. 그러면
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2009.09.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
법 (R L C 주파수 응답)
1) 과도응답과 동일하게 구성하되 Parameter를 아래와 같이 수정하고 정현파 인가.
- Vg : peak - to - peak 1V 정현파
- R = 390Ω, C = 10nF, H = 17mH 이용(과도응답과 동일)
2) 정현파의 주파수를 아래와 같이 변경하면서 Magnitude를 측정
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2010.01.28
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
있으며 S (Stop), U (Going Up), D (Going Down)라고 표시한다. 가령 1층에서 4층으로 올라갈 경우를 살펴보면, 처음 1층에 멈춰있는 상태는 (1, S) 로 표시되고, 2층, 3층에서는 4층으로 올라가는 도중이기 때문에 U 상태이므로 (2, U), (3, U) 와 같이 표시된다.
|
- 페이지 11페이지
- 가격 4,000원
- 등록일 2007.12.05
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
_signal = pskdemod(signal_ch,M,0,\'gray\'); % QPSK Demodulate with gray coding.
received_signal_binary = de2bi(received_signal,\'left-msb\');
% signal value convert to binary
num_of_error_qpsk(index) = length(find([tx_binary-received_signal_binary]));
% couting the number of errors
end
% 2nd case
|
- 페이지 12페이지
- 가격 2,500원
- 등록일 2009.06.16
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
synchronous DOWN counter의 설계도 표를 이용하여 설계할 수 있다.
3. Shift Register Counter
① Ring Counter
그림과 같이 S1S0를 Shift Right 동작모드로 선택하고 QD 출력을 다시 SR로 입력시켜주면 clock 발생시 QA→QB→QC→QD→QA 형태로 순환하게 된다. 그림을 실
|
- 페이지 3페이지
- 가격 800원
- 등록일 2008.11.20
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|