|
을 계산하여 <표 11-2>에 기록하라.
(5) 위의 실험을 로 하여 반복하시오.
그림 11-3 RL 회로 위상지연 실험
[표11-2]
측정값
계산값
V
I
θ
Z
R
abs(Z)
θ
1001.97Ω
1kΩ
62.83Ω
3.595° 1. 실험 목적
2. 실험 준비물
3. 기초 이론
4. 실험 진행방법
|
- 페이지 3페이지
- 가격 500원
- 등록일 2010.01.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
.
(5) 그림 8-5에서 R4의 값을 바꾸어 가며 출력전압을 측정하고 이론치로 이득을 구하고 측정치로 구한 값을 표 8-4에 기록하라.
R₂
전압이득(계산값)
1㏀
-3 V
2㏀
-18 V
3㏀
-36 V 1. 실험 목적
2. 실험 준비물
3. 기초 이론
4. 실험 진행방법
|
- 페이지 6페이지
- 가격 500원
- 등록일 2010.01.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
의한 계산값
이론값
θ
1[㎑]
=62
=162
1
2[㎑]
5[㎑]
10[㎑]
20[㎑]
30[㎑]
60[㎑]
100[㎑]
RLC병렬회로이므로 이고
주파수와 상관없이
또한, 차단주파수는 RLC직렬회로와 동치이다. 1. 실험 목적
2. 실험 준비물
3. 기초 이론
4. 실험 진행방법
|
- 페이지 4페이지
- 가격 500원
- 등록일 2010.01.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전류의 관계 그래프를 그려라.
(3) 이젠 전압을 10V로 고정하고 저항을 1kΩ ~ 5kΩ로 변화시킨다. 그에 따른 전류의 변 화를 기록하라. 그리고 저항과 전류의 관계 그래프를 그려라. 1. 실험 목적
2. 실험 준비물
3. 기초 이론
4. 실험 진행방법
|
- 페이지 2페이지
- 가격 500원
- 등록일 2010.01.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 에 걸리는 전류 의 측정값과 계산 값을 구하고 그 오차를 구하여 표6-5에 기록하라.
[표] Norton 정리
이 론 값
3.41mA
2.86mA
2.77mA
0.40mA
(9) 표 6-4와 표 6-5를 비교하여 Norton 정리가 성립함을 증명하라. 1. 실험 목적
2. 실험 준비물
3. 기초 이
|
- 페이지 4페이지
- 가격 500원
- 등록일 2010.01.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
A, B의 전압을 2V, 4V, 6V 로 변화시키면서 C, D에서의 전류를 측정한다.
(3) 그림 7-6처럼 회로를 바꾼다.
(4) 단자 C, D의 전압을 2V, 4V, 6V 로 변화시키면서 A, B에서의 전류를 측정한다. 1. 실험 목적
2. 실험 준비물
3. 기초 이론
4. 실험 진행방법
|
- 페이지 3페이지
- 가격 500원
- 등록일 2010.01.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
과 , 또 이때의 와 양단의 전압 은 어떤 값인가?
[표 14-2]
[Ω]
[V]
[mW]
[mW]
[%]
0
1000
2000
3000
4000
5000
6000
7000
8000
9000
10000
x + 100
x + 200
x + 300
x + 400
x + 500
x + 600
x + 700
x + 800
x + 900 1. 실험 목적
2. 실험 준비물
3. 기초 이론
4. 실험 진행방법
|
- 페이지 4페이지
- 가격 500원
- 등록일 2010.01.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전압을 측정하라.
(3) 그림 3-3에서 A, C, D 점의 전류를 측정하라.
(4) 그림 3-3에서 다음 값들을 표에 기록하고, B-G 간의 합성저항을 라 할 때 측정값 과 계산 값의 오차를 구하라. 1. 실험 목적
2. 실험 준비물
3. 기초 이론
4. 실험 진행방법
|
- 페이지 2페이지
- 가격 500원
- 등록일 2010.01.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 구성하여 실험을 통하여 이를 확인한다.
4.Background
반가산기(half adder)
컴퓨터 내에서 2진 숫자(비트)를 덧셈하기 위해 사용되는 논리 회로로써 반가산기는 2개의 디지털 입력(비트)을 받고, 2개의 디지털 출력(비트)을 생성한다. 즉, 표와
|
- 페이지 10페이지
- 가격 1,300원
- 등록일 2009.06.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
비를 프롯하라. 이 비는 증폭기의 출력 임피던스와 같다.
답 : = 3.9㏀
9. 이 값이 주어진 최대 조건을 만족하는가?
답 :만족한다.
10. 만족하지 않을 경우 주어진 값을 얻기 위한 과정을 제시하라. 제목
실험 목적
실험 장비
이론(PSpice 포함)
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2021.05.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|