|
논리로 각각 해석하여 각 게이트의 논리동작을 아래 표에 기록하여라.
게이트
논리해석
7400
7402
7408
7432
정논리
NAND
NOR
AND
OR
부논리
AND
OR
NAND
NOR
■ AND연산 에서 입출력 신호를 그림과 같이 반전시키는 경우, 결과는 어떤 논리 연산을 수행하는
|
- 페이지 6페이지
- 가격 4,200원
- 등록일 2012.12.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로와 2단논리회로
1. NAND 게이트와 NOR 게이트
2. 범용 게이트로서의 NAND/NOR 게이트
3. TTL NAND 게이트와 NOR 게이트
4. 2단계 논리회로의 NAND/NOR 게이트 구현
Ⅷ. 논리회로와 조합논리회로
1. BINARY LOGIC AND GATES
1) Binary Logic
2) Logic Gates
2.
|
- 페이지 18페이지
- 가격 9,000원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
AND 동작이 이루어진다. 이를 와이어드 AND 회로라 한다. 그림 3.2를 논리식으로 표현하면 식(3-1)과 같이 된다.
Y =Y1 Y2 Y3
=AB CD EF
식(3.1)에서 마지막 항은 각 변수에 OR를 취한뒤 반전된 형태이다. 드모르간의 정리를 dldydgkaus 식(3.1)은 다음과 같이
|
- 페이지 4페이지
- 가격 500원
- 등록일 2010.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 구현하기 위한 논리도를 그리시오. 단, AND 게이트와 OR 게이트의 가격은
F = B\'C\'+A\'B\'D = B\'(C\'+A\'D) = B+(C\'+A\'D)\' = B+(C(A\'D)\') = B+(C(A+D\'))
동일하고, NOT 게이트는 OR 게이트의 1/2의 가격이다.
(다) (나)에서 구한 논리도를 2 입력 NAND 게이트만
|
- 페이지 11페이지
- 가격 1,000원
- 등록일 2008.12.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
게이트 여러 개를 연결하여 다입력의 XOR연산이 가능하다는 사실도 알게 되었다. 이전 시간에 배운 NAND 및 NOR게이트를 이용하여 다른 게이트(AND, OR)등을 만들 수 있을까 시도해 보았지만 연산의 특성상 힘들었다. 또, A.O.I게이트를 이용하여 입
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2007.12.31
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 만들어야 한다는 압박도 가해져 왔다. -_-;
2. 실험의 결과값은 정확히 출력되었는가?
예상값과 같게 출력 되었다.
3. AND 게이트나 OR 게이트의 출력에 MOT 게이트를 연결하면 어떤 결과가 얻어질까?
아마도 반대되는 결과를 가져 올 것이
|
- 페이지 6페이지
- 가격 500원
- 등록일 2004.10.05
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
AND 게이트의 출력과 동일하게 나타남.
A = ((AB)\')\' = AB
B = (A\'+B\')\' = AB
시뮬레이션
회로
결과 논리회로 실습보고서 - 불 대수와 드모르간의 정리
[1] 7400 IC 핀 배치도를 참조하여 4개의 NAND 게이트 중 2개를 선정하여 아래 회로를 구성한다.
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2013.12.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트는 하나 이상의 입력이 참일 경우 출력을 참으로 만듭니다. NOT 게이트는 입력의 반대를 출력하는 역할을 합니다. 이러한 기본 게이트들은 서로 결합하여 복잡한 조합논리회로를 형성할 수 있습니다. 예를 들어, NAND, NOR, XOR와 같은 복합
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2024.12.28
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
and B=R 인 형태이다. C=1일 때 master 가 active, C=0 일 때 slave가 active상태로 되어 Negative-edge triggered Master-Slave SR Flip-Flop가 된다. 즉, 입력값이 C 가 1에서 0으로 변할 때 출력에 전달된다.
논리 회로
▣ 모서리 변이형 플립플롭 1. 플립플롭이란?
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2005.05.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트에 Inverter를 추가하여 입력 값이 같은경우에만
참(1)이 출력되는 게이트로 만들었음을 확인할 수 있다.
3.고찰
-이번 실험은 논리함수 개념과 gate구조의 구조 및 기능을 습득하는 실험이다.
디지털공학 시간에 이론적으로만 배운 gate회로
결과 부울 함수의 구현, 논리 게이트 논리함수 개념, AND, OR, NOT, NAND, NOR, XOR, XNOR의 논리함수 개념과 GATE의 구조, 부울 대수를 사용한 논리회로의 표현방식 및,
|
- 페이지 4페이지
- 가격 9,660원
- 등록일 2013.12.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|