• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 2,186건

논리회로의 정의 및 특징 2) 논리 게이트 가. OR 게이트 나. AND 게이트 다. NOT 게이트 라. NOR 게이트 마. NAND 게이트 바. XOR, XNOR 게이트 3) 반 가산기 4) 전 가산기 5) 디코더
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2009.08.24
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
설계과목 : 디지털공학실험 설계수행자 설계과제제목 주 별 설계진행 일정 공 학 이 론 설계구성요소 설계주안점 현실적제한요소 VHDL로 순차회로(검출기) 설계 코딩 벡터를 이용한 순차회로 설계 벡터를 이용하지 않은 순
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2011.06.10
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
설계되었다. < 참고문헌 > - DigitalDesign, J.F.Wakerly 저, PrenticeHall, 2006. - ABEL로 배우는 논리회로 설계, 차영배 저, 다다미디어, 2003. < 목 적 > < 설 계 내 용 > < 문제 이해 / module동작원리 및 설계코드 설명 > < 시뮬레이션 결과 > <
  • 페이지 3페이지
  • 가격 5,000원
  • 등록일 2012.03.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리회로를 그릴 수 있다. 그러나 TTL 칩에는 3 input OR 게이트를 가지는 칩이 없으므로 Fig. 13-1은 실제적인 설계라고 보기가 어렵다. 드모르강의 제 1 법칙에 따라서, Fig. 13-1의 OR-AND 회로를 Fig. 13-2와 같은 등가의 NOR-NOR 회로로 대체할 수 있다. Fin
  • 페이지 15페이지
  • 가격 2,000원
  • 등록일 2006.05.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로    b) 실제 회로 구성    c) 회로에 전압 인가    d) 시뮬레이션 결과    e) 실제 실험 결과   -10V~+10V의 펄스 파를 회로에 입력(CH1)하였더니 CH2와 같은 출력 결과가 나왔다. 최소값은 -10V 그대로인데, 최대값은 5.8V가 나
  • 페이지 13페이지
  • 가격 2,300원
  • 등록일 2014.03.20
  • 파일종류 워드(doc)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
Report ( 논리회로 실험 트랜지스터 증폭기의 기본 구조와 특성 총체적 조사분석 ) 목 차 1. 진법변환문제 및 논리회로 작성 (1) 실험 1-1-1에서 구한 전류 이득 값을 이용하여 이론값을 구하고, 실험 및 앞에서 구한 계 산 결과와 비교한다. (2) 실험
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2012.05.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 구성하고 가변저항을 변화시키면서 전류-전압 특성을 관측하여 기록하라. (7) <그림 13>의 두 조합 논리회로를 구성하여 실험을 통하여 진리표를 작성하라. 6. 실험 내용 및 결과 (1) 인버터 게이트의 회로를 구성하고 0V와 5V의 값을
  • 페이지 14페이지
  • 가격 2,300원
  • 등록일 2014.09.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로가 작동 안하는것을 방지할수 있다. ●실험 방법 및 유의 사항 1 - (1) 측정문제 *회로도를 보고 진리표를 구한 후 NAND게이트인 IC 7400칩을 이용해 회로도를 구성하고 진리표와 비교를 하면된다. 그런데 이와같은 방법으로 전압을 구하게되
  • 페이지 8페이지
  • 가격 8,400원
  • 등록일 2015.04.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
1. 목적 조합논리 회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다. 2. 설계실습 계획서 10-3-1 3.1.1 전가산기 설계 (A) 전가산기에 대한 진리표를 작성하여라   ≪ 표 ≫ (B) Karnaugh 맵을 이용하여 간소
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2015.07.14
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리설계기초, 에드텍, 1994 ◎ 이희규, 디지털공학, 지앤북, 2007 ◎ 안계선, 최신 디지털 논리회로 설계, 21세기사 ◎ 장은영, 디지털공학, 신화전산기획 ◎ 최갑석, 디지탈 회로, 학문사, 1991 ◎ 황희승, 디지털 설계, 동일출판사, 1991 Ⅰ. 개
  • 페이지 5페이지
  • 가격 5,000원
  • 등록일 2009.07.13
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top