• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 2,081건

논리회로인 DeMUX를 잘 활용한 실험 결과였다. - 이론값대로 결과 잘 나왔고, 전압 레벨 또한 High는 4.3V 정도, Low는 0.16V 정도로 잘 나왔다. 실험 5) JK Flip-Flop을 이용한 비동기 카운터를 설계하고, 오실로스코프를 사용하여 파형을 측정하시오. 회
  • 페이지 15페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로가 적용되는 부분이 반드시 존재한다. 단순히 스위치를 올려 숫자를 표현해 보는 실험에서 더 나아가 복잡하고, 규칙성 있는 회로도 설계 해 낼 수 있는 능력을 높여야겠다. 1. 스위치 3개를 이용하여 7-segment를 0부터 7까지 키는 논
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2012.01.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
설계하라. (2) 실 험 1) 산술연산회로를 결선하라. 2) 표 1의 결과가 나오는지 확인하라. 3) 논리연산회로를 결선하라. 4) 표 2의 결과가 나오는지를 확인하라. 5) ALU회로를 결선하라. 6) 표 3의 결과가 나오는지를 한 기능씩 확인하라. ■ 실험제
  • 페이지 13페이지
  • 가격 2,300원
  • 등록일 2012.04.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험을 하는데 있어서 중요한 부분이다. 회로도를 설계하는 것이 끝이 아니라 그 외의 많은 복합적인 요소들에서도 많은 깨달음이 있었던 첫 프로젝트였다. 두 번째 프로젝트에서는 좀 더 완벽한 실험을 해 보이겠다. 논리회로실험 및 설계
  • 페이지 4페이지
  • 가격 3,360원
  • 등록일 2012.10.26
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도 시뮬레이션 결과 논리상태 작성표 (Pspice 시뮬 결과 10us까지) Input Output SELECT STROBE G\' Y0 Y1 Y2 Y3 S1 S0 X X H X X X X 0 0 L 0 1 1 1 0 1 L 1 0 1 1 1 0 L 1 1 0 1 1 1 L 1 1 1 0 실험5) JK Flip-Flop을 이용한 비동기 카운터를 설계하고, 오실로스코프를 사용하여
  • 페이지 19페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
전기 설계 공학 실험목표 ╋━━━━━━━━━━─────── • 시퀀스 제어회로에 대한 이해 • 시퀀스회로와 디지털논리회로에 관한 관계 이해 • 시퀀스 제어회로를 디지털논리회로로 구현  - 퀴즈부저, 분
  • 페이지 23페이지
  • 가격 5,000원
  • 등록일 2012.11.01
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험으로 익힌다. 2. 디멀티플렉서의 원리를 이해하고 특성을 실험으로 익힌다. 3. 디코더와 인코더를 이해한다. [1] 디코더(Decoder) ■ 부호화된 2진 코드를 해독하여 대응하는 하나의 신호를 출력하는 조합 논리회로. ■ 입력 단자 수가 n
  • 페이지 12페이지
  • 가격 3,000원
  • 등록일 2006.08.03
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 방법: 반가산기 그림 11의 회로를 실험용 키트에서 결선하여 구성하라. 데이터 입력 스위치의 상태를 표3과 같이 변화시키면서 그에 따른 출력 상태를 측정하여 기록하라. 실험 결과와 시뮬레이션 결과가 일치하는지를 확인하라. 그림 11
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2010.05.03
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
것. (가급적 2차원 평면으로 결선을 할 것.) 5.참고문헌 디지털공학실험(이병기 저) 사이텍미디어 (p21~31) VHDL을 이용한 디지털 논리회로 설계(William Kleitz 저) 아이티씨 (p50~54,p64~83) 1.목적 2.이론 3.실험기구 4.실험절차 5.참고문헌
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2010.05.26
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로로 구성하여 실험하였는데, 이는 더 확장하여 n 진 카운터의 설계를 할 수 있게끔 된다는 사실을 알 수 있다. n 진 카운터는 n 번째 수가 왔을때, 어디에 1이 오느냐에 따라서 NAND gate를 사용해서 CLR를 시켜주면 된다. 논리회로실험 결과보고
  • 페이지 11페이지
  • 가격 3,000원
  • 등록일 2009.01.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top