|
논리프로그래밍 방식에 의한 게이트레벨 논리회로 합성에 관한 연구, 서울대학교
김희석(2000), 이근만 저논리회로 실험(TTL 게이트와 PLD를 이용한), 에드텍
김상진(1990), 디지탈 IC의 활용(게이트에서 마이컴까지), 집문당
문경주(2010), 분산전원
|
- 페이지 7페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
게이트의 구현보다 더 간단하다.
NAND 게이트는 입력이 모두 1일 때에만 출력이 0이며, NOR 게이트는 입력이 적어도 하나가 1일 때에만 출력이 0이다.
Ⅶ. 게이트와 AND(논리곱회로)게이트
AND 게이트는 모든 입력에 신호가 들어올 때만 (\"1\")출력
|
- 페이지 9페이지
- 가격 6,500원
- 등록일 2013.07.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
게이트 또는 NOR 게이트만으로 구현할 수 있으므로 모든 논리회로는 NAND 게이트 또는 NOR 게이트만으로 구현할 수 있다. 이 때문에 NAND 게이트와 NOR 게이트를 범용 게이트(universal gate)라고 한다.
참고문헌
김은태, 논리회로 모의실험을 위한 시
|
- 페이지 8페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
변화 제 1장 컴퓨터와 디지털 논리회로
제 2장 데이터 표현
제 3장 논리 게이트와 부울 대수
제 4장 부울대수 간소화 및 구현
제 5장 조합 논리회로
제 6장 순서 논리회로
제 7장 레지스터와 카운터
제 8장 기억장치와 PLD
|
- 페이지 183페이지
- 가격 5,000원
- 등록일 2014.08.31
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로
형성평가
3초과 코드의 출력변수 W의 논리식은 다음과 같다. 이 식을 간소화하여 표현하라.
W=A\'BC\'D+A\'BCD\'+A\'BCD+AB\'C\'D\'+AB\'C\'D
비교기가 무엇을 뜻하는지 간략하게 쓰시오.
[논리회로 목차] 1. 불대수와 논리회로
2. 논리게이트
3.
|
- 페이지 20페이지
- 가격 2,300원
- 등록일 2001.03.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리치의 할당은 사용자의 편리에 따라 사용자가 결정할 수 있는 것이다.” 라는 책의 내용을 보고 알게 된 사실이다.
처음으로 실습했던 이번 실험은 조금은 어설프기도 했지만 기본 논리게이트를 이해하는 것에 정말 많은 도움이 된 것 같
|
- 페이지 5페이지
- 가격 800원
- 등록일 2010.02.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식을 간소화
■ 구성형태
▢ 변수가 개수가 n일 경우 2n 개의 사각형들로 구성
▢ 각각의 사각형들은 하나의 최소항을 나타냄 ▣ 부울대수(Boolean Algebra)
▣ 논리게이트(Logic Gate)
▣ 카르노맵(Karnaugh Map)
▇ 2변수, 3변
|
- 페이지 17페이지
- 가격 2,000원
- 등록일 2014.03.27
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
R 게이트만 사용해도 구성할수 있다. 그림 9에 이들 세가지 경우에 대한 논리회로를 도시하였다.
(8) XOR 게이트의 응용
XOR 게이트는 패리티확인회로와 이진-그레이 부호 변환기에 응용된다. 그림 10(a) 회로에서, 입력 A,B,C,D에 있는 1의 개수가 짝
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2009.03.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트 7404
AND 게이트 7408
OR 게이트 7432
NAND 게이트 7400
NOR 게이트 7402
XOR 게이트 7486
4.실험절차
(1)디지털 실험기관 위에 7408 AND 게이트를 이용하여 논리게이트 실험회로 (a)를 구성하고 데이터 스위치(data switch) SW1 과 SW2를 각각 A,B에 연결하고,SW
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.05.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
전기전자회로실험
- 실험6. 논리조합회로의 설계 -
1.개요
◎ 논리게이트 조합으로 복잡한 논리적 함수관계 구현 및 불필요하게 복잡한 논리를 단순화 시키는 K-map 응용 방법을 익히고 don’t care 조건을 다루는 예를 실습한다.
◎ 조
|
- 페이지 35페이지
- 가격 3,000원
- 등록일 2012.11.01
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|