|
논리식은 R로서, T에 low-to-high 전이가 일어날 때마다 회로가 다시 트리거(Retrigger)된다.
74123의 Q 출력 펄스폭은 외부 연결저항 R과 캐퍼시턴스 C에 따라
t = 0.33 RC로 주어진다. ■ 실험 목표
■ 사용 부품
■ 관련이론
■ 실험 순서
■
|
- 페이지 23페이지
- 가격 3,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험이다
이번실험은 실험은 생각보다 해야할 분량도 많았고 솔직히 latch라는 회로가 좀 어려웠다.
기존실험처럼 단순히 * + > = 등 비교 덧셈 곱셈등 단순 산술이아니라 유지시키는 회로이기 때문이다. 이번실험을 통해 불변(이전상태기억)
|
- 페이지 23페이지
- 가격 1,500원
- 등록일 2015.05.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
하지만 특별히 계산해야 될 값이나 복잡한 식은 없기 때문에 설계한 대로 회로만 잘 구현한다면 예측한 대로 실험이 잘 이루어질 것으로 기대된다. 1. 목적
2. 실습 준비물
3. 설계실습 계획서
4. 실험에 필요한 이론과 측정 예상 값
|
- 페이지 5페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로이다. 비록 출력이 불규칙하지만 본래의 상태가 반복되므로 의사불규칙 (pseudo-random)이라는 이름이 붙여졌다. PRBS 발생기의 회로의 예는 그림 4와 같다.
[ 그림4. PRBS 발생기 ]
3. 실험기구 및 데이터시트
- 디지털 실험장치
- 오실로스코프(또
|
- 페이지 7페이지
- 가격 6,300원
- 등록일 2016.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
High가 출력되어야 하므로, 그대로 값이 High이 출력된다. 그리고 J에 High를 입력시켜주면 의 값이 Low로 변하게 된다. J,K에 모두 입력을 가해주면 토글이 발생하여 보수가 출력된다. 1. 실험 이론
2. 실험 방법
3. 문제
4. 시뮬레이션 및 고찰
|
- 페이지 15페이지
- 가격 1,500원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식 및 회로도 등을 나타내었다.
(a) 상태천이도
(b) 여기표
(c) 논리식
(d) 회로도
그림 9-6. BCD 카운터
3. 사용부품 및 계기
오실로스코프
Function generator
74LS112(2개)
74LS00(1개) 1. 실험목적
2. 관련이론
1) 동기식 순차회로와 비동기식 순차
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2005.09.14
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로가 무엇인지는 잘 모르겠다. 한 면만 가지고 어떤 것이 최적이라고 단정 짓기는 어렵기 때문이다.
회로를 구성하면서 이렇게 여러 방법으로 회로를 만들 수 있음을 알 수 있어서 이론으로만 알았던 디지털을 실험을 하면서 더 쉽게 이해
전등 제어 시스템 진리표, 논리 소자 AND, (디지털) 전등 제어 시스템, 논리 소자, 진리표, AND, OR, NOT, NAND, NOR, Power supply, IC 7300, 7302, 7386,
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2015.02.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
듯 하다. 따라서 이번 실험의 회로도와 실험결과의 일치로 인해 이 회로도와 실험의 결과는 참이라는 것을 알 수가 있다. _
수고하셨습니다_ 1.bcd 10진 엔코더(Encorder)
2.7 - 세그먼트 디스플레이 (7 - Segment Display)
3.SR 래치(SR Rach)
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2002.12.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리와, 이와 반대로 높은 전압을 0, 낮은 전압을 1로 해석하는 부논리로 각각 해석하여 각 게이트의 논리동작을 아래 표에 기록하여라.
게이트
논리해석
7400
7402
7408
7432
정논리
NAND
NOR
AND
OR
부논리
AND
OR
NAND
NOR
■ AND연산 에서 입출력 신호를 그
|
- 페이지 6페이지
- 가격 4,200원
- 등록일 2012.12.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
을 사용하여 디지털 논리기능과 메모리 기능을 실현할 수도 있습니다. 이런 이유로 현재 대부분의 초대규모집적회로(VLSI)는 MOSFET으로 만들어집니다. 또한 MOSFET은 아날로그 집적회로설계에도 많이 이용되고 있습니다.
JFET와 MOSFET의 차이점
J F
|
- 페이지 5페이지
- 가격 1,200원
- 등록일 2008.12.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|