• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 561건

(공주대학교 디지털 가상실험실) 6)http://princess.kongju.ac.kr/DigitalMain/dvlec/textbook/chap06/digital06_frame.htm (가산기, 감산기에 대한 전반적 이론과 소자들의 데이터시트 자료) 3. Datasheet 1.실험 제목 2.실험 목적 3.실험 이론 4.결과 예상치
  • 페이지 17페이지
  • 가격 2,000원
  • 등록일 2007.01.09
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로등으로 확장해볼 수 있겠다. 04 논리회로와 응용 제작(04 logic circuit32.pdf) 1. AND회로 2. OR 게이트회로 3. E-OR(Exclusive OR)게이트 회로 4. NAND게이트 회로 (1) NAND 게이트회로의 변환 ◎ NAND 게이트회로를 인버터(NOT)로 활용하기 ◎ NAND
  • 페이지 31페이지
  • 가격 3,000원
  • 등록일 2010.02.22
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험때마다 새 IC칩으로 하지 않는 이상은 이런 문제가 해결되기 힘들지 않겠나 생각된다. ◎ 참고문헌 디지털 논리와 컴퓨터 설계 (M.Morris Mano저) 1.목적 2.이론 3.간단한문제 4.실험기기 및 부품 5.실험방법 6.이론치및예상결과 7.참고문
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2004.10.05
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험에서 두 번째 실험을 하는데 풀업저항에 대하여 확실히 경험을 통해 제대로 이해 할수 있었다. 풀업저항으로 정말 고생하여 절대 잊혀지지 않을것 같다. 8. References 1. 참고문헌 및 사이트 1) 디지털 논리와 컴퓨터 설계 -M.Morris Mano and Chaarle
  • 페이지 27페이지
  • 가격 3,000원
  • 등록일 2007.01.09
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
로그램만을 사용하여 PC 화면상에서 끝낼것이 아니라, 실제에 적용된 회로를 구성해보는 것 또한 의미가 있을 것이라고 느껴진다. 1. 실험목적 2. 실험이론 2-1. NOR, NAND Gate 2-2. 기본 플립플롭 2-3. JK 플립플롭 3. 실험과정 4. 실습문
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2008.12.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
등가회로 및 표시방법을 그림 7-4에 나타내고 있다. 그림 7-4(a) 7-Segment의 형태를 참고로 하여 BCD 코드를 10진수로 변환시키는 표를 나타내면 표 7-4와 같다. 1.실험의 목적 2.사용기기 및 부품 3.관련 이론 4.실험 과정 5.실험 결과 6.결론
  • 페이지 7페이지
  • 가격 1,800원
  • 등록일 2013.08.07
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
ttp://idec.kwangwoon.ac.kr/openlec/year99/july/070813_5/tsld125.htm 실험 결과 실험1. 실험분석 실험2 회로도 시뮬레이션 실험분석 실험3 회로도 시뮬레이션 결과 사진 결론 실험4 회로도 시뮬레이션 실험결과 실험 진리표 실험 3과의 비교
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2006.05.31
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
문헌 http://princess.kongju.ac.kr/DigitalMain/dvlec/dvlecframe.htm http://www.pyc.pe.kr/computersystem/chapt-22.html 디지털 전자회로 설계, 청암, 김응묵, p54-58 제1장. 서론 제2장. 본론 2.1 카운터 ▶ 동기식 modulo-N 카운터 ▶조합 논리 회로 제3장. 결론 후기
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2006.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험의 값은 표 1.12와 값이 나왔다 . 파형은피스파이스에서 뽑은 값과 같음을 알수 있었다. 하나의 IC가 몇개의 소자를 가지고 있어서 연결을 할때 좀더 주의를 가져야 겠다. ---강사니--- 1.기본논리회로 [ 목적 ] [기본이론] 1. AND 게
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2010.06.18
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
8. Pairs, Quads, and Octets 8-1. Pairs 8-2. Quads 8-3. Octet 제9. 카르노 맵을 이용한 불 대수식의 간략화 제10. Product-of-Sums 방법 제11. Product-of-Sums 회로의 간략화 방법 참고문헌
  • 페이지 21페이지
  • 가격 3,000원
  • 등록일 2005.12.04
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top