• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,466건

실험1. 부울대수와 논리식의 간소화 실험2. DeMorgan's Theorem 실험3. CMOS 와 TTL NAND/NOR 게이트 정의와 동작 실험4. Exclusive-OR와 응용 실험5. Integrated-Circuit Timers 실험6. Bistable or flip-flop 실험7. Altera MAX_PLUS program 및 FPGA 사용설명 NAND/NOR 게이트를 이
  • 페이지 132페이지
  • 가격 3,000원
  • 등록일 2010.04.09
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
참고 자료 논리회로실험 (정용진·이원석·신평호) 생능출판사 전자공학의 기초 (이영근 저) - 광림사; 601-620p. 미적분 회로 1. 목적 2. 참고 사항 3. 참고 자료 RC 발진기/ Wien 브릿지 발진기 1. 목적 2. 참고 사항 3. 참고 자료
  • 페이지 7페이지
  • 가격 1,500원
  • 등록일 2004.09.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 결과 실험 전제) 1> 주파수 발생기로 P-P 5V의 톱니 파형을 입력신호로 하였다. 2> HI 입력은 DC로 5V를 입력신호로 하였다. 3> 출력 CHECK는 오실로스코프와 디지탈 멀티미터를 이용하였다. 4> 회로의 구성은 Simulation의 회로와 같은 형
  • 페이지 19페이지
  • 가격 1,000원
  • 등록일 2009.08.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 결과 (시뮬레이션) PSpice 모의실험 - CH.5 FET 바이어스 회로 및 FET증폭기 PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(), 출력전압()의 파형을 해당 표에 포함하여 시뮬레이션 결
  • 페이지 14페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에 연결을 한다. (전류가 최소일 때, CC LED가 켜지게 되고, 전압이 떨어져 있게된다.) 6)전류 조절기로 천천히 전류를 올려준다. (처음 조절한 전압수치까지 도달하게 되면 CV LED가 켜짐) 7)실험을 진행한다. 4.주의사항 잘못된 회로 같은 경우
  • 페이지 21페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
신호 선택된 출력 회선 S1 S2 D0 D1 D2 D3 0 0 1 0 0 0 0 1 0 1 0 0 1 0 0 0 1 0 1 1 0 0 0 1 1X4 디멀티플렉서에서 선택 신호는 네 개의 조합을 만들어야 하므로, 두 개의 선택 신호가 필요하다. 그림 3-601X4 디멀티플렉서 회로도 1. 목적 2. 기본 이론
  • 페이지 3페이지
  • 가격 2,000원
  • 등록일 2013.09.26
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
데이터 입력 D는 Enable 입력의 역할도 동시에 함을 주목한다. 《디멀티플렉서 회로 구성 》 《디멀티플렉서 실험 사진》 ①회로구성 2개의 AND GATE와 1개의 INVERTER를 이용하여 회로를 구성하였다. D단자가 Eable과 함께 입력 값의 역할도 함께 하
  • 페이지 9페이지
  • 가격 3,000원
  • 등록일 2009.01.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
3 분배법칙 a) (A+B)(A+C)=A+BC b) AB+AC=A(B+C) 정리 4 a) A0=0 b) A+0=A 정리 5 a) A1=A b) A+1=1 정리 6 a) b) 정리 7 a) AA=A b) A+A=A 정리 8 a) A(A+B)=A b) A+AB=A 정리 9 학 습 지 도 안 ◎ 디지털 논리회로 Ⅰ. 기본 논리 게이트(Logic Gate) Ⅱ. 부울대수(Boolean Algebra)
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2007.05.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로 설계실험 과목을 수강하면서 생소했던 vhdl coding을 배우고, 매주 이론과 실습을 반복하면서, vhdl이라는 언어에 친숙해 질 수 있었다. 한 학기 수업의 결과물이라고 할 수 있는 기말 팀 프로젝트에서 우리 조는 본 레포트와 같이 우리
  • 페이지 19페이지
  • 가격 4,000원
  • 등록일 2010.01.18
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리적인 조합에 의해서만 결정됩니다. 메모리(기억 소자)가 없습니다. 시간적인 개념(순서)이 중요하지 않습니다. 1. 서론: 디지털 논리 회로의 중요성 2. 본론 1. 조합 논리 회로(Combinational Logic Circuit)의 개념 및 특징
  • 페이지 8페이지
  • 가격 2,000원
  • 등록일 2025.07.11
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top