|
파란줄에서 현재상태가 S1(100원)일때 입력값 I1(100원)을 입력해주면 출력값이 C(커피 출력)와 E(거스름돈 50원)가 되고 다음상태 S0, S1이 0(남은돈 0)이 됨을 확인할 수 있다. 회로설계
여기표
논리식
회로도
단발펄스
7-세그먼트
|
- 페이지 18페이지
- 가격 2,000원
- 등록일 2013.06.07
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로가 동작하지 않는다. 그 후 8번째 칸 중반부 이상부터는 정상적으로 회로가 동작하는데 여기서 we값이 0이므로 read기능만 수행한다. 예로 9번째 칸에서 0100번 address를 찾아 write & read모드에서 해당 address에 저장했던 값을 read한다.
< 실험
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2010.01.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에 대한 고찰 >
이번 실험에서는 binary/gray counter를 설계하였다. 처음에는 어려울 것 같았으나 교수님께서 앞부분의 3bit up/down counter의 소스코드를 잘 이용하라고 힌트를 주셨고, 실험 수업 이후 다른 전공 수업에서 binary/gray counter에 대한
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2010.01.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에 대한 고찰 >
이번 실험에서는 flip-flop을 이용하여 3가지 shift연산을 수행하는 shifter을 설계하였는데 이전의 실험들과는 다르게 componenting을 할 필요가 없었다. 여태까지 설계할 때에는 port mapping 하는 것에서 애를 많이 먹었었는데, 이
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2010.01.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
방향의 차량은 직진만 허용이 되고, 동서방향의 차량은 직좌(직진과 좌회전) 동시신호를 받는다. 신호제어기를 설계하시오.
2.동작원리 설명
이번 신호등 회로 실험 설계에서는 3가지의 회로가 하나로 합쳐져서 제작된다. 없습니다.
|
- 페이지 6페이지
- 가격 3,000원
- 등록일 2010.04.04
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로
▷ 2진 가산기의 출력
D = A + Y + Cin
▷ 회로의 동작결과는 <표 4-4>에 보여진다
논리 마이크로 연산
◎ 논리 마이크로연산
- 레지스터에 저장된 비트열에 대한 2진 연산으로서 각 비트를 독립된 2진 변수로 가정하여 연산을 수행
-
|
- 페이지 11페이지
- 가격 2,300원
- 등록일 2004.05.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로상의 파형과 시간에 따른 연속적인 변화량을 볼 수 있으므로 DMM과 같이 쓴다면 교육적 효과가 더 커질 것을 생각된다.
어쨌든, 이런저런 일들로 무사히 마친 이번 실험은 정말 힘들었지만, 회로동작에 있어서 예상치 못한 오류가 발생할
|
- 페이지 5페이지
- 가격 300원
- 등록일 2004.05.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 자료실에 올려진 74HC04N, SN74HC14의 데이터시트를 출력하여 예비보고서에 포함시키고 실험에서 참고자료로 사용하시오.
74HC04N
Pin configuration.
Logic symbol.
Functional diagram.
SN74HC14
Pin configuration.
Logic symbol
Function Table < 목 적 >
< 질문사항
|
- 페이지 4페이지
- 가격 2,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이용하여 비동기입력 프리세트와 클리어 입력을 갖는 SR 플립플롭을 설계하시오.
sol)
6.8 그림 6.12의 2번과 6번 게이트의 입력에 비동기 입력인 클리어 단자를 연결하시오.
sol)
6.9 두 클럭 전의 입력과 같은 출력을 갖는 동기 순서논리회로를 JK
|
- 페이지 9페이지
- 가격 500원
- 등록일 2007.07.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 설계하시오.
F(A,B,C) =
BC
A
00
01
11
10
0
0
1
3
2
1
4
5
7
6
EPI1 = = BC
EPI2 = = AC
EPI3 = = AB
F(A,B,C) = = EPI1 +EPI2 +EPI3 = BC + AC + AB
A
B
C V
3.3 다음의 논리함수들을 SOP와 POS의 형태로 간략화 하시오.
Input variable
Minterm
Maxterm
Output
a
b
c
Term
Designation
Term
Designati
|
- 페이지 9페이지
- 가격 500원
- 등록일 2007.07.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|