• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,466건

회로를 그리시오. 표 4.5를 찾을 수가 없습니다. 4.11 복호기의 반대 기능을 갖는 회로를 부호기(encoder)라 한다. 즉, 부호기는 2n개의 서로 다른 정보를 n비트 2진 코드로 바꿔 주는 조합 논리회로이다. 4x2 부호기를 설계하시오. 4.12 MUX의 반대 기능
  • 페이지 18페이지
  • 가격 2,300원
  • 등록일 2007.12.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에서 초기 상태가 상태 6 또는 7일 경우의 상태 천이 과정을 설명하시오. sol) A B C 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 A B C JA KA JB KB JC KC 0 0 0 X X X X 1 X 0 0 1 X X 1 X X 1 0 1 0 X X X X 1 X 0 1 1 1 X X 1 X 1 1 0 0 X X X X 1 X 1 0 1 X 1 0 X X 1 JA = 1 BC A 00 01 11 10 0 x x 1 x 1 x
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2007.12.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
적 메모리, 동적 메모리, PROM, EPROM 등을 조사하고, 제조회사와 모델명, 크기 등의 항목으로 정리하시오. 제조회사 모델명 크기 정적 메모리 SAMSUNG KM62256DLP-7 256K LG GM76C88AL-15 64K DALLAS DS1225Y-150 64K SAMWHA KM6865BP-20 1M 동적 메모리 SAMSUNG KM41C256P-7 256K HY
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2007.12.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
한 논리 함수를 구하시오. (나) NOT 게이트, 2입력 AND 게이트, 2입력 OR 게이트를 이용하여 최소의 비용으로 회로 구현하기 위한 논리도를 그리시오. 단, AND 게이트와 OR 게이트의 가격은 F = B\'C\'+A\'B\'D = B\'(C\'+A\'D) = B+(C\'+A\'D)\' = B+(C(A\'D)\') = B+(C(A+D
  • 페이지 12페이지
  • 가격 500원
  • 등록일 2006.05.22
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
. 74_163 Modulo 16 Counter P 와 T 는 Enable 단자로 값이 1로 입력 되었을 때 CLK 값에 따라 출력이 결정된다 사용 칩에 대한 설명 회로 동작 원리 회로 변경의 이유 Modulo 6 카운터 설계 과정 상태도 진리표 카르노 맵 최종 회로도
  • 페이지 13페이지
  • 가격 3,000원
  • 등록일 2010.04.05
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로는 안정된 상태를 유지하게 되고, 신호가 소거된 후에는 다른 안정된 상태로 남게 된다. 마찬가지 방법에서, 두 번째 신호는 이 회로를 다른 안정된 상태에서 원래의 안정상태로 바꿀 수 있다. 4. 실험 과정 실험의 각 부분에서 지시된 점
  • 페이지 26페이지
  • 가격 3,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 2(d)에 대한 순환형 시프트 레지스터의 파형. 표 10-7E 쿼너리 링카운터(43210) Count Pulse LED1 LED2 LED3 LED4 LED5 0 L D D D D 1 2 3 4 5 6 7 Clock Q1 Q2 Q3 Q4 Q5 그림 10-6 실험 3의 쿼너리 카운터에 대한 파형. 표 10-8 트위스트된 링카운터 Count Pulse LED1 LED2 LED3 LE
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
급 PC 한 대 FPGA package 1개 Logic tester 4. 실험과정 1. NAND gate를 이용한 다음 회로를 programming하면, 이 회로에서 data 신호가 control 신호에 의해 제어되는 과정을 관찰할 수 있다. 다음 회로를 구성하고, 표에 결과 값을 기입하라. 표7-1 control signal input
  • 페이지 5페이지
  • 가격 500원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험기기 및 부품 오실로스코오프(CRO) : dc 결합된 입력과 전압측정이 가능한 것. 직류전원공급기 : +5V, 50mA이상 74HC04 : 6개의 인버트 게이트 555 : 타이머 SWG : +5V, 100Hz에서 10kHz 또는 50μs 단일펄스 캐패시터 : 1μF, 10μF, 1, 470 LED : 붉은색 스위치 뱅
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험시간에 말씀해 주셨지만, 우리조가 얻은 출력은 D = 0 일 때 1 1 1 1, 그 후에는 1 1 1 0, 1 0 0 0 , 0 0 0 0 이었다. 회로 체결을 여러 번 반복하였고, 몇 번이고 확인했음에도 칠판에 써주신 출력 과 다른 출력이 나온 것은 소자의 문제로 생각된다.
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2014.06.05
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top