|
디지털 논리회로, 연학사, 2001
고영문, 강진영, QR코드, 블로고스, 2011
김선태, 차송이, QR CODE(스마트폰이 가져 온 패러다임의 변화 2차원에 세상을 담아라), 성안당, 2011 Ⅰ. 서론
Ⅱ. 본론
1. 마이크로프로세서의 정의
2. 마이크로프로
|
- 페이지 4페이지
- 가격 2,400원
- 등록일 2013.03.07
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털 논리회로, 연학사
박인정, 소프트웨어와 하드웨어, 청문각
인텔 홈페이지 www.intel.com
AMD 홈페이지 www.amd.com I. 서론 - 마이크로프로세서의 출현
II. 본론
1. 마이크로프로세서란?
(1) 마이크로프로세스의 발전 과정
(2) 마이크로
|
- 페이지 11페이지
- 가격 4,000원
- 등록일 2013.03.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털 논리회로, 연학사
박인정, 소프트웨어와 하드웨어, 청문각
인텔 홈페이지 www.intel.com
AMD 홈페이지 www.amd.com I. 서론 - 마이크로프로세서의 출현…………………………………………………1
II. 본론………………………………………
|
- 페이지 11페이지
- 가격 4,000원
- 등록일 2013.03.18
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리회로 실험에서 주로 사용되는 직접회로는 74XX TTL 계열이며 바이폴라(bipolar)형 트랜지스터로 구성되어 있으며 5V를 "on"(이진수 1)상태로, 0V를 “off”(이진수 0)상태로 사용한다. RRL은 주로 DIP(Dual-in-line Package)형이며 기능에 따라 14핀, 16핀 등
|
- 페이지 2페이지
- 가격 800원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에 대해 다음의 입력파형에 대한 FF의 출력 Q[3:0]를 그리고, 출력이 0-9까지 10진수로 증가하도록 나타내어라.(단, MyCad의 ‘시그널 합치기...’를 이용하고, 입력 CLK의 주기는 60ns이다.)
(5) JK 플립플롭을 이용한 동기식 감산 16진 카운터를
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2011.09.29
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
(0,4,8,9,10,11,12)
CD
AB
00
01
11
10
00
1
0
0
0
01
1
0
0
0
11
1
0
0
0
10
1
1
1
1
CD
AB
00
01
11
10
00
0
1
1
1
01
0
1
1
1
11
0
1
1
1
10
0
0
0
0
f(A,B,C,D)=C prime D prime +AB prime
f(A,B,C,D)=(C+D)(A prime +B) 1.실험목적
2.이론
3.실험방법
4.사용기구
5.검토및결론
6.문제풀이
|
- 페이지 3페이지
- 가격 700원
- 등록일 2002.09.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 목적 : 순차적 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인한다.
2. 실험 준비물
- 직류전원장치 1대
- 오실로스코프 1대
- Function Generator 1대
- Bread Board 1대
- Quad 2 Input NAND Gate (7
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2010.03.30
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로 시간에 배웠던 래치와 플립플롭의 동작을 직접 확인해 볼 수 있었다. 래치의 경우 클록 신호가 허용되어 있는 동안은 연속적으로 입력 변화가 출력에 전달되는데 반해, 플립플롭은 오로지 클록 신호에 따라서만 그 출력이 바뀌는 것
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리 축소를 위한 기본적인 불대수의 기본 연산
카르노 맵이란 부울함수를 표준형으로 표현할 수 있는 모든 가능한 방법들중 한가지로
논리간략화에 있어서 시각적인 그래프 기법의 하나이다.
3. 실험과정
1. 위 그림의 회로를 사용하여 표를
|
- 페이지 4페이지
- 가격 800원
- 등록일 2010.01.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험은 NOT, OR, AND 게이트, NAND, NOR, Exclusive-OR 게이트의 논리함수 개념과 Gate의 구조 및 기능에 대해 알아보고 측정하는 실험과 부울 함수를 이용한 논리회로의 표현방식을 익히고 구현해보는 실험을 하였습니다.
각 Gate 마다 쓰여 있는 숫자가
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|