• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,466건

회로 설계  - 시뮬레이션  - 회로 제작  - 소자 구입  - 회로 설계  - 시뮬레이션  - 회로 제작  - 소자 구입 일정 계획  ≪ 표 ≫ 계획 일치도 및 성과 [초기 스펙 및 계획]  • 555타이머와를 분주기를
  • 페이지 20페이지
  • 가격 2,000원
  • 등록일 2013.08.21
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
설계를 완료한 후 회로를 구성하고 시험한 후 결과를 요약하라. ○ 실험 목표 ○ 사용 부품 ○ 관련 이론 ○ 실험 순서 ❍시스템의 기본적 동작 ❍작동 요구사항 ❍제어 논리에 대한 진리표 ❍제어 논리의 설계
  • 페이지 4페이지
  • 가격 1,900원
  • 등록일 2011.12.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 구성 NOT 게이트 동작 확인을 위해 OR 게이트 실험에 대한 회로에서 결과라인(LED가 연결된 부분)에 TTL ‘7404’를 추가로 연결한다. 이는 NOR게이트와 동작과 같으므로 해당 IC의 입력은 OR 게이트의 결과값을 따른다. (OR + NOT)=NOR 2) 동작 결과
  • 페이지 4페이지
  • 가격 3,700원
  • 등록일 2022.08.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 1. A = 0, B = 0일 때 A = 0, B = 1일 때 A = 1, B = 0일 때 A = 1, B = 1일 때 실험 2. A = 0, B = 0, C = 0 and A = 0, B = 1, C = 1 일 때 보다시피 출력 값에 지연현상이 일어나서 입력 된 후 바로 출력되지 않고 나중에 출력되는 걸 볼 수 있다. 여기서는 0,1,1 일
  • 페이지 8페이지
  • 가격 13,860원
  • 등록일 2012.11.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
기말 텀프로젝트로 만든것입니다. 여타 레포트 싸이트에서 받는 자료는 대부분 VHDL을 이용한 것인데 이것은 블록 다이어그램을 이용한 회로 구성 파일들을 통째로 압축했습니다. 알람/달력/초시계/오전오후기능이 모두 가능합니다. 모듈
  • 페이지 1페이지
  • 가격 3,000원
  • 등록일 2009.07.07
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 설계하여라. 2-level AND-OR(NAND-NAND) logic 회로도 (4) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하여라. = + + + = = + + + = ( + ) + (+) = () + 다단계 조합 논리 회로도 (5) 4-비트 가산기 회로를 위의 전가산기 회로를
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로의 연결은 재차 확인하여 이론과 조금도 다름이 없이 연결되어 있음을 확인하였다. 도선 어딘가가 끊어져 전류가 흐르지 못한다던지, 실험 1의 문제처럼 게이트의 Input과 Output을 담당하는 핀의 고장이과 같은 시스템의 하드웨어적인 문제
  • 페이지 3페이지
  • 가격 1,500원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 1에서 B=open 상태는 어떤 입력을 가한 것과 동일한가? - `0\' 2 실험 4에서 inverter의 지연시간이 2ns 라면 A에서 Y까지의 지연시간은 얼마인가? - 2ns + 2ns + 2ns = 6ns 3 실험 7의 (a)회로를 AND, NOT로 구성하라. 4 AND, NOT로 모든 논리회로를 구성할 수
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2004.09.15
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 슈미트 트리거 회로 아래의 내용은 타 게시판에서 옮겨온 내용입니다. 디지탈회로의 기본신호 레벨은 High(\"1\"),Low(\"0\") 그리고 특수하게 High 임피던스 상태 이렇게 세 레벨이 있습니다. 여기서 하이임피던스는 중간값을 의미합니다. 이
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
버리게 됩니다. 따라서 래치 회로는 입력 SR=11을 인가하지 않는다는 조건하에 사용하여야 합니다. 만약 래치가 nand 로 구성된 래치라면 00 을 인가하면 안됩니다. Pspice의 예시 실험 목표 사용 부품 관련 이론 실험 순서 용어 정리
  • 페이지 8페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top