• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 3,422건

---------모듈부분 간략설명-------------- module vending(Clk, reset, choice, In, Change, exceed, Out); //Input setting input Clk; input reset; // S0상태로 설정 (S0=0원) input choice; // 선택 (1=음료선택,0=비활성화) input [1:0]In; // IN을 2bit로 입력받음 (00=0원, 01=500원, 10=1000
  • 페이지 25페이지
  • 가격 3,000원
  • 등록일 2014.06.21
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로의 역할이다. 6. epilogue - 2016년도 1학기에 디지털논리회로를 배우며 처음 프로젝트라는 것을 접해보았고, 여러 프로그램들을 사용해보며 7-segment와 이를 기반으로 한 도어락 회로를 구성하여 구현해본 경험은 지금의 feedback amp를 구현하는
  • 페이지 9페이지
  • 가격 1,400원
  • 등록일 2017.06.28
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리식 > < 논리회로 > 2. 이론 ◆디지털 입력소자 ◆반가산기 < 논리회로 > < 시뮬레이션 > ◆전가산기 < 논리회로 > < 시뮬레이션 > ◆AND, NOT, OR, XOR, XNOR < AND 논리회로 및 진리표 > < NOT 논리회로 및 진리표 > <
  • 페이지 4페이지
  • 가격 2,000원
  • 등록일 2011.05.19
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
UT SIGNAL circuit block는 고정된 high와 low 신호의 두 출력을 공급한다. .회로판에서 논리 회로는 DIP와 IC package를 포함한다. EXERCISE 1-2 Connecting the Digital Logic Circuit EXERCISE OBJECTIVE 디지털 논리회로를 연결하고 입력과 출력을 관찰하라. DISCUSSION .tow-post
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
제1장 컴퓨터와 디지털 논리회로 1. 디지털 시스템 (1) 시스템의 정의 (2) 아날로그와 디지털 1) 데이터의 표현 방법 ① 아날로그 방식: 데이터를 연속적인 값(continuous value)으로 표현 ② 디지털 방식: 연속적인 값을 근사하여 이산적인 값(disc
  • 페이지 68페이지
  • 가격 7,500원
  • 등록일 2012.06.20
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
제1장 컴퓨터와 디지털 논리회로 1. 디지털시스템 - 시스템의 정의: 입력과 출력을 갖는 검은 상자로서, 어떠한 목적을 달성하기 위하여 상호작용하는 구성요소들의 집합 2. 디지털 시스템의 장점 ① 디지털시스템은 구성요소의 처리과정이 매
  • 페이지 47페이지
  • 가격 6,500원
  • 등록일 2009.05.20
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리게이트와 부울대수 3.1 논리연산과 논리게이트 3.2 부울대수 3.3 부울함수의 정규형 및 표준형 제4장 부울함수의 간소화 및 구현 4.1 개요 4.2 카노우 도표 방법 4.3 NAND 게이트와 NOR 게이트를 이용한 구현방법 제5장 조합논리회로 5.1 개요 5.2
  • 페이지 28페이지
  • 가격 5,500원
  • 등록일 2009.03.27
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
aly; architecture Behavioral of counter_mealy is type st_mealy is( a, b, c, d, e, f, g, h, i, j ,k ,l ,m ,n, o, p); signal state : st_mealy; signal s_input : std_logic; begin process(m_reset,m_clk) begin if m_reset = '1' then s_input <= '0'; elsif rising_edge(m_clk) then s_input <= m_input; en
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2012.12.24
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로가 정상작동함을 의미한다. 이로써 multisim 프로그램을 통해 간단한 회로를 구성하여 가상으로 사용해 볼 수 있었다. 2학년 1학기, 첫 전공 수업을 들으며, 과제들을 통해 여러 논리와 게이트들을 이해하고, multisim프로그램을 처음으로 이용
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2017.06.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리식을 나타내고, X와 Y의 두 회로가 서로 같음을 증명하여라. X, Y의 논리식이 동일하므로 서로 같은 회로임. 제목 : 부울대수와 드모르간의 정리 1. 그림1과 같은 회로를 각각 결선하고 입력 변화에 따른 출력 X, Y, Z 의 값을 측
  • 페이지 3페이지
  • 가격 2,000원
  • 등록일 2015.05.19
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top