• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,047건

디지털 융합과 신지식 창조, 형성출판사 김광남 외(2009) 정보화 사회의 경영학, 한올 김종현(2013) 컴퓨터구조론, 생능 정병태 외(2004) 논리회로 및 컴퓨터구조실험, 홍진 한금희(2010) 컴퓨터 과학 개론, 한빛미디어 전희종 외(2009) 디지털시스템,
  • 페이지 12페이지
  • 가격 4,500원
  • 등록일 2015.11.02
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리 0은 접지에 직접 연결하라. 표 4-2에 논리 출력과 측정된 전압을 기록하라. 출력 전압 측정에는 디지털 멀티미터를 사용하라. 2. NOR 게이트 하나에 대해서도 실험 순서 1을 반복하고 결과를 표 4-3에 기록하라. 3. 그림 4-4와 그림 4-5의 회로를
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 디코더(decoder)라 한다. 디코더는 보편적으로 사용되는 집적회로이다. 디코더는 입력변수들에 인가된 코드를 변환하여 출력코드를 제공하는 조합논리회로이다. 인코더(encoder)는 디코더와 반대되는 기능을 수행한다. 디코더는 n개의 입
  • 페이지 10페이지
  • 가격 4,200원
  • 등록일 2013.11.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
1. OR게이트 OR게이트는 모든 논리 기능이 수성될 수 있는 또 다른 기본 게이트로, 두 개 또는 그 이상의 입력을 가질 수 있으며 논리 덧셈을 수행한다. OR 게이트는 입력 중 어느 하나가 1(High)이면 1(High)출력을 발생하며, 모든 입력 신호가 0(Low
  • 페이지 5페이지
  • 가격 8,400원
  • 등록일 2015.04.30
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로실험 8. 카운터 ⅰ. 7476 J-K 플립플롭을 이용하여 예비 과제에서 구한 4단 2진 count-up 리플 카운터를 구성하고 각 단의 출력 Q에서의 파형을 관찰하라. <7476을 이용해 구성한 4단 2진 리플 카운터> - 위와 같이 회로를 구성하고 각 단의
  • 페이지 11페이지
  • 가격 3,000원
  • 등록일 2009.01.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도 구성 Orcad Capture프로그램으로 회로도 구성 5. 브레드보드에의 예비 구성 6. 만능기판에의 실제 구성 자리 배치를 확인 한 후 IC를 먼저 납땜하여 자리잡도록 하고 전선을 미리 적당한 길이로 잘라 놓고 양끝피복을 벗겨놓고 인두가 가열
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2009.05.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로이론, Hayt지음, 강철호 역, Mc Graw Hill 출판 -대학 물리학, 청문각 출판 1. 실험 제목 2. 실험 목적 3. 실험 순서 4. 실험에 사용된 원리 정리 1) 디지털 논리 회로인 and, or, not, xor게이트의 입출력 특성 2) 부울대수와 카르노 맵, 카
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2008.12.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
수 있었다. 6. 참 고 문 헌 (1) 대학전자회로 실험, 신인철 외 공저, 청문당, 1997. (2) http://kin.naver.com/browse/db_detail.php?d1id=11&dir_id=1104&docid=698819 1.조합 논리회로 2. 병렬 가산기 3. 코드 변환 (Code Conversion) 4.결과 5.토의 6. 참 고 문 헌
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2005.09.27
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 구성하는 것이다. ② 드모르간의 제 2 법칙()은 NAND 게이트를 bubbled OR 게이트로 대체할 수 있음을 보인다. - 그러므로 Fig. 15-1d를 Fig. 15-2a로 대체할 수 있다. ③ 디지털 시스템에서는 일반적으로 각 변수와 그의 보수(complement)들을 모두
  • 페이지 15페이지
  • 가격 2,000원
  • 등록일 2006.05.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로의 간략화 논리회로의 간략화를 위해 1비트 ALU(Arithmetic Logic Unit)를 작성해 본다. ALU는 2비트의 입력데이터와 2비트의 출력데이터, 그리고 2비트의 컨트롤데이터를 가진다. 2비트의 입력과 출력으로 구성되었지만 1비트 ALU라고 하는 것
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2007.12.31
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top