• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 5,014건

가/감산기를 배웠다. 앞장에서 배웠던 가산기, 감산기를 합친 IC이다. 가산기이냐 감산기이냐의 기준은 제어입력신호를 무엇으로 주는가에 따라 IC의 기능이 달라졌다. 「실험 9」비교기 회로 「실험 8 간단한 논리 회로 실험
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2017.03.15
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
사용 부품 및 계측기 3. 이론적 내용 및 모의실험 ②. 분주기 설계 ③ 시계 및 시 조정 회로 설계시 조정회로알람회로 설계 ⑤ STOP WATCH 설계 및 동작원리 ⑥ 세그먼트표시기 ⑧ WATCH, ALARM, STOP WATCH 모드변환 회로디지털 시계 전체 회로도
  • 페이지 20페이지
  • 가격 2,000원
  • 등록일 2005.12.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
비교공법학회, 2011 임승용 - 중소기업과 벤처기업, 중앙사, 2007 조준희, 이규금 - 중소 벤처기업의 창업과 경영, 대경, 2005 Ⅰ. 서론 Ⅱ. 중소벤처기업의 개념 Ⅲ. 중소벤처기업의 역할 1. 중소기업시대 도래로 중소기업은 경제활력의 원
  • 페이지 12페이지
  • 가격 6,500원
  • 등록일 2013.08.13
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털 신호처리와 MATLAB 양원영, 조용수. 브레인코리아 1. 서 론 UWB(Ultra Wide Band) 2. 본 론 1) UWB용 안테나의 선정 2) UWB용 안테나의 설계 3) UWB용 안테나의 제작 3. 결 과 1) Return loss 2) 시간 영역 임펄스 응답 구하기 4. 결 론
  • 페이지 24페이지
  • 가격 3,000원
  • 등록일 2008.12.26
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털 오실로스코프의 단자 및 스위치 명칭과 기능과 디지털 오실로스코프를 이용한 과도응답과 주파수 응답 측정하기 실험 Ⅰ. 디지털 오실로스코프의 단자 및 스위치 명칭과 기능 ☞실험 목적 ☞실험방법 ☞실험 결과 실험 Ⅱ.
  • 페이지 11페이지
  • 가격 2,300원
  • 등록일 2013.12.06
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
기회가 주어졌다는 것에 감사함을 느꼈고 그제야 ‘이게 진짜 공대구나’ 라 생각되었다. 하지만 장비 수가 많지 않아 실험 기회가 많이 없었다는 것에다가 뒤의 조가 기다리고 있다는 생각에 다양한 변수 값으로 많은 시도를 못해본 것이 안
  • 페이지 10페이지
  • 가격 2,500원
  • 등록일 2013.12.02
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로 구성도의 흐름과 UI 요소 간의 에너지 사용량 분배까지 도식화했습니다. 이 활동을 통해 단순히 ‘진로를 탐색한다’는 개념이 아닌, 진로의 실제 구조와 방향을 스스로 설계해보는 기회를 경험할 수 있었습니다. 특히 결과 발표 당시,
  • 페이지 4페이지
  • 가격 5,000원
  • 등록일 2025.08.12
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
설계』, 다다미디어 4. 정희성 외, 『디지털 회로 기술 언어 입문, 논리설계와 HDL의 기초』, 홍릉 과학 출판사 5. 최명렬, 『주문형 반도체 설계 ASIC DESIGN』, 하이테크정보 6. Stephen Brown/Zvonko Vranesic, 『Fundamentals of Digital Logic with VHDL Design 3/e』,
  • 페이지 10페이지
  • 가격 2,300원
  • 등록일 2013.08.07
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로 1분 생성회로 1시간 생성회로 시 조정 회로 알람 조정 회로 ①발진회로 회로도 동작설명 -발진회로는 디지털 시계에 안정적인 클록펄스를 제공할 목적으로 설계되는 회로다. 클록 발생에 필요한 조건은 High 레벨과 Low 레벨 전압이 일정
  • 페이지 14페이지
  • 가격 8,000원
  • 등록일 2012.11.06
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 처음 접한 2학기 역시 지식과 응용이 부족했지만 1학기에 멀티심, 로직웍스를 교수님들을 통해 접해본 것처럼 이번에는 조교들을 통해 pspice를 응용함으로서 직접 amp를 설계해보고 시뮬레이션도 할 수 있었다, mic mixer amp를 구현하는데
  • 페이지 9페이지
  • 가격 1,400원
  • 등록일 2017.06.28
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top