• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 2,429건

논리 연산을 수행하는 장치 : 비트 단위로 연산 다) 연산 장치 제어 신호 S2, S1, S0, Cin에서 S2가 1일 때 논리 연산 처리가 된다. s1 s0 논리연산 출 력 0 0 OR 연산 0 1 XOR 연산 1 0 AND 연산 1 1 NOT 연산 ■ 실험의 이론적 결과 (1) 예비보고서 (1) 전가산기(
  • 페이지 13페이지
  • 가격 2,300원
  • 등록일 2012.04.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
예비 보고서 …………………………… 31  4. 실험 기자재 및 부품 …………………………… 33  5. 실험 방법 및 순서 …………………………… 33  6. 실험 결과 …………………………… 34 실험  5. 산술논리연산회로(1) ………………
  • 페이지 79페이지
  • 가격 12,600원
  • 등록일 2012.11.12
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험 방법 및 순서 23 6. 실험 결과 24 실험 4. 인코더와 디코터 26 1. 실험 목적 26 2. 기초 이론 26 3. 예비 보고서 31 4. 실험 기자재 및 부품 33 5. 실험 방법 및 순서 33 6. 실험 결과 34 실험 5. 산술논리연산회로(1) 35 실험 6. 산술논
  • 페이지 78페이지
  • 가격 12,600원
  • 등록일 2013.12.29
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리이다. ④ XNOR은 XOR의 보수를 구할 수 있다. (∵ 왜냐하면 카르노 맵으로 표현 가능한 모든 논리회로는 NOR이나 NAND 만으로 표현 가능하기 때문이다. ) 부울대수의 정리 예비 보고서 1. 실험 목적 2. 기본 이론 3. 실험 방법 4.
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2015.02.06
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
: 74LS74 J-K : 74LS73, 74LS76, 74LS78, 74LS109, 74LS114 1. 실험목적 2. 관련이론 ․ 기본 RS 플립플롭 ․ RS 플립플롭 ․ PR/CLR RS 플립플롭 ․ D 플립플롭 ․ T 플립플롭 ․ 주종 플립플롭 ․ JK 플립플롭 3. 예비보고서
  • 페이지 7페이지
  • 가격 1,500원
  • 등록일 2011.11.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도 및 결과 - 부울대수와 카르노맵 실험 A B C X Y 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 1 0 0 0 0 1 0 1 1 1 1 1 0 1 1 1 1 1 1 1 - RS Flip-Flop 실험 (NOR게이트 사용한 S-R래치) S R Q Qvar 0 1 0 1 0 0 0 1 1 0 1 0 1 1 0 0 0 0 X X - RS Flip-Flop 실험 (NAND게이트 사용한 S-R래치) S R
  • 페이지 10페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
이론 가. 반가산기(Half Adder) 1비트의 이진수로 표시된 두 수를 합하여 그 결과를 출력하는 가산기를 반가산기라고 한다. 이때 두 개의 수 A, B를 합해서 나온 합(Sum)과 자리올림(Carry)이 발생한다. 1. 실험목적 2. 이론 3. 예비보고 4. 실험
  • 페이지 9페이지
  • 가격 1,500원
  • 등록일 2021.01.07
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
구형파는 PSPICE에서 VPULSE를 이용하고 V1=-5, V2=5, TD=0, TR=1P, TF=1P, PW=0.05m, PER=0.1m로 놓아라). 슬루율 : 전자회로실험 예비보고서 2장. 연산 증폭기의 비이상적 특성 1. 실험 목적 2. 이론 3. 사용 장비 및 부품 4. 실험 방법 5. 예비 보고 사항
  • 페이지 7페이지
  • 가격 2,000원
  • 등록일 2015.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
PSPICE에서 VPULSE를 이용하고 V1=-5, V2=5, TD=0, TF=1P, PW=0.5m, PER=1m로 놓아라.) 최대전압=14.6V, 최소전압=9.5V 전자회로실험 예비보고서 1장. 연산 증폭기 기본 회로 1. 실험 목적 2. 이론 3. 사용 장비 및 부품 4. 실험 방법 5. 예비 보고 사항
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2015.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
연산장치(multiple function unit) 3) CUP동작과 입/출력 동작의 중첩 4) 메모리 인터리빙(memory interleaving) 5) 다중프로그래밍(multiprogramming) 6) 다중처리(multiprocessing) 5. 병렬처리 구조의 분류 1) SISD system; 단일명령어스트림과 단일데
  • 페이지 15페이지
  • 가격 3,500원
  • 등록일 2009.09.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top