|
전압 보호 회로 등 다양한 전자기기에서 널리 사용된다. 제너 다이오드는 PN 접합 다이오드의 특수를 활용한 형태로, 역방향 바이어스에서 1. 실험 개요
2. 실험 기자재 및 부품
3. 배경이론
4. 실험회로 및 PSpice 시뮬레이션
5. 실험절차
|
- 페이지 4페이지
- 가격 3,000원
- 등록일 2025.06.06
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전자공학응용실험 - 차동증폭기 기초실험 결과레포트
목차
1. 실험 제목
2. 실험 결과
(1) 실험회로를 구성하고 출력 공통모드 전압=5V가 되게하는 RD=5.34KΩ
(2) 입력 공통모드 전압을 바꾸었을 때, 출력 공통모드 전압이 4~6V사이가 되는
|
- 페이지 8페이지
- 가격 3,000원
- 등록일 2025.06.06
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
기초전자공학실험 옴의법칙 결과보고서
목차
1. 실험 결과
1) 다음과 같은 실험 회로를 구성하고 저항 값을 측정하시오.
2) 두 개의 저항 양단에 걸리는 전압의 크기를 측정하시오.
3) 위의 1,2의 결과로부터 회로 전체에 흐르는 전류i의
|
- 페이지 7페이지
- 가격 3,000원
- 등록일 2025.06.04
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 설계
목차
1. 브리지회로에서 R_L에 걸리는 전압과 R_L에 흐르는 전류는 얼마인가?
2. (A) V_Th와 R_Th를 이론적으로 구하고 Thevenin 등가회로를 설계하여 회로도를 제출하라.
3. (A) Thevenin 등가회로를 실험적으로 구하려고 한다. V_Th를 구
|
- 페이지 3페이지
- 가격 3,000원
- 등록일 2025.06.03
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 설계
목차
3. 설계실습계획서
3.1 브리지회로에서 에 걸리는 전압과 에 흐르는 전류는 얼마인가?
3.2 (a) 와 를 이론적으로 구하고 Thevenin 등가회로를 설계하여 회로도를 제출하라.
3.3 (a) Thevenin 등가회로를 실험적으로 구하려고 한
|
- 페이지 3페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험회로2, VDD=12V, VGG=6V, Vb1=6V, ID=1mA가 되는 RD=10.99KΩ, RS=1KΩ
3) 실험회로3
7. 예비 보고 사항
1) 실험회로1에서 PSpice를 이용하여 VDD=12V, Vb1=6V, RGG=10kΩ으로 고정하고, vsig에 6V의 DC전압 1. 실험 제목
2. 실험 목적
3. 실험 장비
1) 직류전
|
- 페이지 23페이지
- 가격 3,000원
- 등록일 2025.06.06
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
[예비레포트] 클리퍼 회로 (보고서 평가 A+)
목차
1. 실험에 관련된 이론
2. 실험회로 및 시뮬레이션 결과
1) 문턱 전압
2) 병렬 클리퍼
3) 병렬 클리퍼
4) 병렬 클리퍼(정현파 입력)
5) 직렬 클리퍼
6) 직렬 클리퍼(정현파 입력)
|
- 페이지 6페이지
- 가격 3,000원
- 등록일 2025.06.03
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
제어 공학 실험 pi제어기
목차
5.1 그림 6.3의 실험회로를 구성하라. 이때 C1의 값은 0.01 uF , R2와 R4의 눈금이 최대로 되도록 한다.
5.2 실험회로의 이론적인 전달함수를 구하고, 비례이득 및 적분시간을 구하시오.
5.3 입력전압을 100Hz 1Vpp 구
|
- 페이지 8페이지
- 가격 3,000원
- 등록일 2025.06.10
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에서 R_L에 걸리는 전압과 R_L에 흐르는 전류는 얼마인가?
3.2 (a) V_Th와 R_Th를 이론적으로 구하고 Thevenin 등가회로를 설계하라. 회로도를 제출하라. (b) R_L에 흐르는 전류는 얼마인가?
3.3 (a) Thevenin 등가회로를 실험적으로 구하려고 한다. V_T
|
- 페이지 5페이지
- 가격 3,000원
- 등록일 2025.06.03
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 결선하되, 저항 R3를 OP Amp의 출력단자에서 떼어 내어 두 transistor의 emitter 단자와 점선처럼 연결하고 단계 (2)에서 했던 과정을 반복한다.
※ 실험회로도(점선으로 연결했을때)
※ v 출력파형(최대값 : 1V)
※ Vs값의 변화에 따른 출력전압
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.05.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|