|
압은 R2.Id이다.
3. 실험기기 및 부품
(1) N-channel MOSFET CA4007 (1개)
(2) 저항1.5k(2개), 5k(1개), 10k(3개)
(3) 커패시터 0.1uF(2개), 0.1nF(1개)
(4) 함수발생기1대
(5) 직류 전원공급기1대
(6) 오실로스코프1대
4. 실험
1) CS (Common-Source) Amplifier 1. 실험 목적
2.
|
- 페이지 2페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로의 기능을 통해 정현파를 만들어 내는 것을 확인할 수 있었습니다. 윈 브리지 회로의 비교기와 적분기부분을 지나는 부분의 출력파형을 오실로스코프로 확인하였을 때 그 결과 값이 정현파, 구형파, 삼각파 순서로 변화하는 모습을 보고,
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
것을 확인 할 수 있었습니다. 정확한 이득을 공식을 이용하여 구해보면,
로 약 29dB를 확인할 수 있습니다.
오디오 증폭기 제작할 때, Q2N3904, Q2N3906의 트랜지스터의 열 발생이 심해서 다른 트랜지스터로 대체하였습니다. Q2N3904 트랜지스터는 2SC2
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
스피커를 작동시키기에는 너무 미약하기 때문에 이 신호를 사람 귀에 들릴 수 있을 만큼 증폭시킵니다.
청주 mbc라디오의 주파수는 1287kHz입니다. 이 주파수를 이용하여 가변 캐패시터의 값을 계산해보면 이므로 의 결과가 나왔습니다. 만약 라
|
- 페이지 2페이지
- 가격 2,000원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
로를 다 연결했을 때 세그먼트의 숫자가 잘 나오지 않았었습니다. 하지만 어떤 소자를 꾹 눌러주면 그때부터는 계속 잘 동작이 되었는데, 소켓에 소자가 완전히 들어가지 않았던 것이 원인이었습니다.
포토인터럽트를 사용하여 세그먼트 출
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
을 구할 수 있었습니다.
세 번째 실험에서는 <그림 7.17>과 같이 회로를 구성한 후 저항 값을 점점 증가시켰을 때의 전류 값과 전압 값을 알아보는 실험이었습니다. 이때 이라는 식에서 의 값이 점차 증가하여 무한대에 가까울 때 전압원의
|
- 페이지 4페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이 다음 플립플롭의 입력으로 연결되어있어서 클락을 주면 우측으로 쉬프트 되는 구조입니다. 실험 시작 후 4clock 후에 출력 A에 1이 입력되어 A->B->C->D->A 순으로 1만 순환하게 됩니다.
⇒ 실험 (4)의 결과도 시간이 부족하여 회로를 구
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
능력이 한정되어 있으므로 매우 힘들다. 4050은 CMOS가 2개의 TTL을 구동시킬 수 있도록 설계한 buffer로서 +5[V]의 전원 공급만으로 동작시킬 수 있다. <그림 13.9>의 회로를 구성하고, 다음의 지점에서 파형을 관찰하여 파형을 도시하라.
(1) 4001
|
- 페이지 10페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
기초회로실험1
제출:2015.05.11
9주차
실험제목 : Multiplexer 가산-감산
실험
입 력
출 력 ( Y )
S
A
B
0
0
0
1
0
0
0
0
0
1
0
1
0
0
0
1
0
0
0
1
0
0
1
1
0
0
0
1
1
0
0
0
0
0
0
1
0
1
0
0
0
0
1
1
0
0
0
0
0
1
1
1
0
0
0
0
<그림 9.2>
(1) <그림 9.2>와 같이 회로를 연결하고 진리표
|
- 페이지 11페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로는 처음 D입력이 0일 때, 변화하는 CLK 값에 따라 달라지는 Q값을 관찰하고, D입력이 1일 경우에 대해서도 변화하는 결과 값을 고려하여 진리표를 작성하고 실험을 하여 결과값을 이끌어 낼 수 있었습니다.
실험 (6)은 SN7474 소자 (D 플립플롭)
|
- 페이지 14페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|