• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 862건

사용될 수 있습니다. 이 지연 시간은 클력 주파수를 변화시킴으로써 늘리거나 줄일 수 있습니다. 또한 데이터 비트의 자리이동을 통해 산술 및 논리연산을 수행할 수 있도록 합니다. 실험목적 실험준비물 예비과제 실험 설계 및 고찰
  • 페이지 10페이지
  • 가격 1,500원
  • 등록일 2021.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
장치 내에 입력된 명령을 해독하여 올바른 연산이 이루어지도록 제어신호를 발생하는 장치를 무엇이라고 하는가? ① 엔코더(Encoder) ② 디코더(Decoder) ③ 프로그램 카운터(Program Counter) ④ 산술논리장치(ALU) 60. 다음 중 PC용 기억장치의 엑세스
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2002.04.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 2-1] AND, OR, NOT 게이트 회로 구현하기 1.다음 그림의 AND 연산회로와 OR 연산회로를 각각 실험용 보드에 구성하고, 스위치 SW1과 SW2를 0또는 1로 변화시키면서 출력 F의 전압을 측정하여 표에 작성하시오. 또한 측정된 전압에 대한 논리값(0또
  • 페이지 10페이지
  • 가격 2,300원
  • 등록일 2013.09.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
표시방법과 동일하다. -음수: (1의 보수) +1로 표현한다. <부호화된 2진 숫자> 5.Simulation <실험 1> <실험 2> <실험 3> <실험 4> AND Gate : 7408, OR Gate : 7432, XOR Gate : 7486 1. Title 2. Name 3. Abstract 4. Background 5. Simulation
  • 페이지 10페이지
  • 가격 1,300원
  • 등록일 2009.06.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 2장 디지털 부속품 3장 데이터의 표현 4장 레지스터 전송과 마이크로 연산 5장 기본 컴퓨터 구조와 설계 6장 기본 컴퓨터 프로그래밍 7장 마이크로 프로그램된 제어 8장 중앙처리장치 9장 파이프라인과 벡터 처리 10장 컴퓨터 산술
  • 페이지 98페이지
  • 가격 5,000원
  • 등록일 2010.01.05
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험은 래치를 이용한 되튐현상제거와 게이티드 D래치를 이용한 침입자 경보장치 그리고 D플립-플롭의 성질을 알아보는 실험이었다. 그래서 다양한 IC와 약간 복잡한 회로 구성으로 인해 우리는 디지털 공학책을 펴고 다시 공부 할 수 밖에 없
  • 페이지 13페이지
  • 가격 8,400원
  • 등록일 2013.10.05
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 컨텐츠를 시간과 공간의 제약 없이 사용자가 특정 시스템을 통해서 정보를 얻을 수 있는 것. ㉯ 멀티미디어 시스템의 구성 1.1.1. 입력 장치스캐너, 디지털 카메라, 마이크, 비디오, 오디오, 캠코더, 음성 디지타이저출력장치모니터, 프
  • 페이지 56페이지
  • 가격 1,200원
  • 등록일 2011.05.15
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 고장 수리(Digital fault finding and repair) ○ 고장 수리는 틀린 회로도를 보고 동작 사항대로 동작이 되도록 틀린 곳을 고치는 것이다. ○ 납땜이나 래핑 배선 작업을 한다. ○ 고장 수리 개소는 5군데로 한다. ○ 답안지는 고장 부분, 고장 증
  • 페이지 15페이지
  • 가격 7,500원
  • 등록일 2013.08.14
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
때의 차이를 구별하면서 기능표를 확인할 수 있었다. 1. 목적 2. 이론  가. 반가산기(Half Adder)  나. 전가산기(Full Adder)  다. 산술논리 연산장치(Arithmetic and Logic Unit, ALU)  라. 7-세그먼트 디코더 (7-Segment Decoder) 3. 예비보고
  • 페이지 7페이지
  • 가격 2,300원
  • 등록일 2014.03.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
반가산기 : 2진수 덧셈에서 두 개의 비트 A와 B를 더한 합 S와 자리올림(carry) C0를 출력하는 조합회로이다. 전가산기 : 두 개의 비트 A, B와 밑자리로부터의 자리올림 C1을 더한 합 S와 윗자리로의 자리올림 C0를 출력하는 조합회로이다. 가산
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2013.10.28
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top