• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 87,173건

uad 2 Input OR gate (74LS32) 5개 - Quad 2 Input XOR gate (74LS86) 2개 - 4-bit binary adder(74LS83) 1개 - LED 10개 - Toggle switch 15개 - 점퍼선 다수 3. 설계실습 계획서 (1) 전가산기에 대한 진리표를 작성하라. A B Cin S Cout 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
3ms부터 출력전압값이 증가하여 진동함을 알 수 있다. FFT plot 발진 주파수 1.1668kHz에서 Loop gain Av = 14.455/15 = 0.963 (대략 1)이 됨을 알 수 있다. ▣ 그림 2와 같이 다이오드를 사용하여 Wien bridge 발진기를 안정화 할 수 있다. Wien bridge 발진기의 출력
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
없어서 2N3019를 사용하였다. Vc = 0.5V (Run to time = 0.5m) Vc = 15V (Run to time = 0.08m) 주기 : 180us 주파수 : 5.5kHz 주기 : 50us 주파수 : 20kHz Vc 값이 증가함에 따라 주기는 감소하고 주파수 값이 증가함을 알 수 있다. (5) Vco의 중심 주파수가 2 ㎑가 되도록 회
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
3 JK 플립플롭, 74S74 D 플립플롭에 관해 회로를 조사하고 setup 및 hold 시간, Tsu, Th와 Tplh, Tphl에 대해 자료 값을 조사하고 그 정의를 적어라. 74LS73 JK 플립플롭 회로도 및 시간값들 74S74 D 플립플롭 회로도 및 시간값들 Tsu Set up 시간. Sampling이 일어나
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
한, 입력 신호, Q1 신호, Q2 신호의 파형을 함께 그리시오. 비동기식 4진 카운터 회로도 비동기식 4진 카운터 simulation 파형 빨간색 파형이 Q1, 파란색 파형이 Q2이다. 74LS73칩은 falling edge에서 값이 변하므로 Q1,Q2값은 00->01->10->11->00 .. 반복
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
Vdd/2 일때 VCO의 이득 (주파수 변화 / Vc의 변화)은 얼마인가? 위상 고정 루프에서 Vco 부분 회로도 simulation 출력파형 (Vdd = 2.5V, run to time = 78us) Vco의 이득은 (주파수 변화 / Vc의 변화)이다. Vdd가 5V 일때의 주기는 대략 46us이고, 주파수는 21739.13Hz이
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
측정, 기록하고 그 결과를 3.3(b)의 SPICE결과와 함께 그래프로 그려서 제출하라. 주파수 입력전압 출력전압 DB 주파수 입력전압 출력전압 DB 10 ㎐ 10 mV 20 mV 6 100 ㎑ 8 mV 450 mV 35.0 100 ㎐ 10 mV 50 mV 13.9 300 ㎑ 7 mV 210 mV 29.5 1 ㎑ 12 mV 200 mV 24.4 1 ㎒ 5.5 mV 90 m
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2013.07.10
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
맞게 설계한다. 단, I : 직류 부하전류 f : 리플주파수 C : 커패시턴스 참고문헌 대학기초실험 : 최승헌 외 3명 공저 : 복두출판사 일렉트로닉스 : MALVINO : 대영사 신회로이론 : 박송배 저 : 문운당 일반전자공학실험 : 김태중 저 : 상학당 
  • 페이지 20페이지
  • 가격 2,000원
  • 등록일 2009.06.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
. ▲ 시상수 ▲ R-L 회로에서 R에 비하여 L이 클수록 시정수가 커지며, 지수적 변화가 서서히 일어난다. 이것은 전류에 대한 L의 관성에 기인한다. 참고문헌 신회로이론 : 박송배 저 : 문운당 일반전자공학실험 : 김태중 저 : 상학당 
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2009.06.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
Plot 하라. ▲ Vo 의 P 에대한 관계식 ▲ P=0 일 때, Vo=0 이기위한 가변저항 R2의 저항값 ▲ P=0 일 때, Vo 의 P 에대한 관계식 참고문헌 전자용어대사전 : 기다리 출판사 신회로이론 : 박송배 저 : 문운당 일반전자공학실험 : 김태중 저 : 상학당 
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2009.06.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top