• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,022건

회로를 구성하는게 다소 힘들었지만 앞으로 전자공학도의 생활에 유용할 것 같다. - IC 응용 및 설계, 이영훈 저, 상학당. - IC 응용설계 및 실험, 이영훈 저, 상학당. - 전자통신전공실험, 김인태 저, 상학당. - Electronic Fumdamentals & Applications, Englewo
  • 페이지 17페이지
  • 가격 2,300원
  • 등록일 2012.03.31
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 변형하여 여러 가지 다양한 형태를 만들 수 있는것이 신기했다. 6. 참고 <김상배 저, 개정판 기초전기전자실험, 홍릉과학출판사> 1. 실험의 목표 2. 기본이론 3. 사용 기기 및 부품 4. 실험방법 5. 데이터 분석 및 결과 6
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2008.05.27
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로- 위 그림에서 보이는 Q1트랜지스터는 음계 발생회로에서 생긴 구형파를 전력 증폭하여 스피커를 구동하게 하는 역할을 한다. 트랜스, 즉 출력 변압기는 스피커의 낮은 임피던스와 증폭기 출력 회로의 높은 임피던스 사이의 임피던스 정
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2009.11.10
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
결과 값을 보면 약간의 오차는 있지만 거의 을 만족함을 알 수 있다. 3)전류 증폭기 ① (0.1mA일 때 set=0.93279) ② (0.4mA일 때 set=0.72792) ③ (0.6mA일 때 set=0.59004) ④ (0.8mA일 때 set=0.45331) 결 과 이 로 증폭되는 결과를 보는 실험으로써 전류증폭을 확인
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2008.04.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
. 3. 능동 필터 회로 P-spice 시뮬레이션 수행 결과 회로도 ) 조건) Start Freq :10Hz , End : 10kHz , Points : 10001 시뮬레이션 결과 ) # x 축 log scale로 변환한 값 1. 목적 2. 이론 3. 능동 필터 회로 P-spice 시뮬레이션 수행 결과 4.시뮬레이션 결과
  • 페이지 5페이지
  • 가격 1,200원
  • 등록일 2008.12.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
공통 소스 증폭기 회로파일을 작성하고 주파수 10kHz에 대해 해석을 수행하라. *** Common Source Amplifier *** M153662N7000 .options defw=1 defl=1 .model 2N7000 nmos level=1 + vto=kp=lambda= + cgso=20pcgdo=8pcbs=56pcbd=56p .end 1. 실험 목적 2. 사용기기 및 부품 3. 실험 결과
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2013.02.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
A급 공통이미터 전력증폭기의 동작과 특성을 설명하였다. 여기서는 증폭기의 Q점의 위치가 증폭기가 과구동되었을 때 출력신호에서 관찰되는 클리핑의 형태에 어떻게 영향을 주는가를 보여 주었다. Q점이 포화에 가깝다면 부(-)의 피크가 먼
  • 페이지 2페이지
  • 가격 1,300원
  • 등록일 2012.04.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
증폭기로 -1, -2 배의 출력값을 나타낸다. ④ 비반전 증폭기로 2, 3 배의 출력값을 나타낸다. <파워 서플라이> <OP AMP 회로> 3. 실험 결과 실험 목표 사용 소자 결과값 반전 증폭기 -1배 OP AMP 10kΩ 저항 2개 반전 증폭기 -2배 OP AMP 10kΩ, 20kΩ
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2008.11.24
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
증폭기에서는 입력과 출력의 위상(位相)이 반대 ( 180° )가 된다. 따라서 (-) 부호는 위상이 반대로 된다는 것을 의미한다. 실제 에미터 공통 증폭기의 입, 출력 임피던스와 전압, 전류 이득을 계산해 보자. 우리는 위와 같은 회로에 익숙해
  • 페이지 17페이지
  • 가격 900원
  • 등록일 2016.08.04
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
개의 회로에 공통적인 잡음이나 DC 전압이 존재할 때, 공통 잡음 신호와 공통 DC 전압을 제거하고 두 신호 선의 차이 전압만 증폭하기 위해 위의 difference amplifier를 사용한다. 1. 관련 이론 2. 실험 결과 3. 결론 및 discussion 4. 참고 문헌
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2022.06.23
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top