• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 10,386건

Chapter 1. 관련 이론(Theoretical Background) ◎ 직렬 공진회로 (그림 1) (그림 2.a) (그림 2.b) 저항 성분이 없는 순수한 LC회로는 극단적인 주파수 응답특성을 보이기 때문에 실제로 저항을 결합하여 사용한다. 즉 (그림 1) 직렬 RLC회로의 저항 R
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Chapter 1. 관련 이론(Theoretical Background ① RLC 회로 RLC 회로는 전기 회로중 저항, 코일, 축전기로 이루어진 회로이다. 이 회로는 교류가 흐르면서 시간에 따라 전류의 세기와 방향이 변해도 각 순간마다 회로의 모든 점에서 흐르는 전류가 동일
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Chapter 9. 연산 증폭기 및 선형 연산 증폭기 회로 PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 각 회로의 Schematic들과 입력-출력전압들의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여라. 단, 두
  • 페이지 10페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Chapter 1. 관련 이론(Theoretical Background ① Thevenin's theorem 회로이론에서는 테브난 등가회로는 두 개의 단자를 포함한 전압원, 전류원, 저항의 어떤 조합도 하나의 전압원과 하나의 직렬저항으로 변환시켜 전기적 등가를 설명했다. 교류시스템
  • 페이지 16페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Chapter 1. 관련 이론(Theoretical Background) ◎ 연산 증폭기 (Operational Amplifier) 그림1.a - 이중 연산 증폭기 그림1.b - 연산 증폭기 연산 증폭기는 집적회로(IC) 칩이며 하나의 작은 패키지 형태로 되어 있는데 25개의 트랜지스터와 12개의 저항이
  • 페이지 8페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
그림 1,2 RC 직렬 회로 그림 3 RC병렬 회로 그림 4 RC 가변저항 회로 그림 5,6 RL 직렬 회로 그림 7 RL 병렬 회로 그림 8 RL 가변저항 회로 
  • 페이지 3페이지
  • 가격 1,900원
  • 등록일 2020.09.23
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
알 수 있다.      5) SLEW RATE 에 의해서 동작 속도가 좌우된다.      6) 전압이득 값 구하기가 쉽다. OPAMP의 특징을 이용한 스트레오 증폭기 OP AMP의 전기적 특성 OPAMP의 파형 회로도 작품완성사진
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2008.12.04
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1. 실험목적 트랜지스터의 NPN형과 PNP형에 대해서 관찰하고 실험 할 수 있도록 한다. 2. 실험기구 저항계, NPN 트랜지스터, PNP 트랜지스터 3. 실험이론 - 반도체 트랜지스터(Transistor)가 작동하기 위해서 순서를 따라 진행한다. NPN 의 동작 순
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2009.08.07
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
P-spice 시뮬레이션 수행 결과 회로도 ) 시뮬레이션 결과 ) JFET 공통 게이트 증폭기 P-spice 시뮬레이션 수행 결과 회로도 ) 시뮬레이션 결과 ) 1. 목적 2. 이론 3. JFET 공통 드레인 증폭기 P-spice 시뮬레이션 수행 결과 4. 시뮬레이션 결과
  • 페이지 5페이지
  • 가격 1,200원
  • 등록일 2008.12.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험하면서 진리표를 만들어 보면 MOD-4 counter로 됨을 알 수 있다. Ring counter에서 MOD 수는 Flip-Frop 수와 같다. ② Johnson Counter 그림의 Johnson Counter를 실험하면서 진리표를 만들어 보면 MOD-8 counter로 됨을 알 수 있다. Johnson Counter에서 MOD수는 Flip-Frop
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2008.11.20
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top